75
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
IC, CXP81952
端子番号
端子名称
I/O
機 能 説 明
MCAS
MRAS
BUP
AMUTE
ESK
EDO
EDI
ECS
―
RFLCT
―
LS
LDSW
PBSW
RECSW
―
―
ACOFF
SREQ
EXTDIN
SLOW
LOAD
EJECT
MREQ
DRIVE
―
―
―
―
―
―
―
―
―
―
―
MP
SRST
DGND
XTALO
XTALI
―
―
―
O
O
O
I
O
―
I
―
I
I
I
I
―
―
―
I
O
O
O
O
O
O
―
―
―
―
―
―
―
―
―
―
―
―
I
―
O
I
未使用。
AUDIO MUTE信号出力。
EEPROMインターフェイス用シリアルクロック出力。
EEPROMインターフェイス用シリアルデータ出力。
EEPROMインターフェイス用シリアルデータ入力。
EEPROMチップセレクト信号出力。
未使用。
DISC反射率検出スイッチ入力。
未使用。
ピックアップ内周検出スイッチ入力。
ローディングメカ、EJECT位置検出スイッチ入力。
ローディングメカ、PB位置検出スイッチ入力。
ローディングメカ、REC位置検出スイッチ入力。
未使用。
シスコン・インターフェイス用シスコン送信リクエスト信号入力。
外部ディジタル・イン許可信号出力。
ローディングメカの速度制御信号出力。
ローディングメカの動作方向制御信号出力1。
ローディングメカの動作方向制御信号出力2。
シスコン・インターフェイス用 MDマイコン送信リクエスト信号出力。
EFMドライバーON/OFF信号出力。
未使用。
VSSに接続。
MDマイコンリセット信号入力。
VSSに接続。
システム・クロック発振用のクリスタル接続端子1。
システム・クロック発振用のクリスタル接続端子2。
Summary of Contents for XR-H550MD D
Page 26: ...28 27 BLOCK DIAGRAM 1 MAIN T BASS 1 CNO91 J202 WIN WIN SURR J602 TRAY ...
Page 28: ...1 2 3 4 5 6 7 8 9 10 11 12 13 14 A B C D E F G H I J K 32 31 WIRING 1 MAIN ...
Page 29: ...34 33 SCHEMATIC DIAGRAM 1 MAIN 1 2 TO TUNER ADAPTER C B CON801 ...
Page 30: ...1 2 3 4 5 6 7 A B C D E F G H I J K WIRING 2 PT SCHEMATIC DIAGRAM 2 PT 36 35 ...
Page 32: ...1 2 3 4 5 6 7 8 9 10 11 12 13 14 A B C D E F G H I J K 40 39 WIRING 3 FRONT ...
Page 33: ...42 41 SCHEMATIC DIAGRAM 4 FRONT 7 2 1 CN1 CN2 CN2 TO FROM CD UNIT ...
Page 34: ...1 2 3 4 5 6 7 8 9 10 11 12 13 14 A B C D E F G H I J K 44 43 WIRING 4 INTERFACE ...
Page 41: ...58 57 FL BJ698GNK GRID ASSIGNMENT ANODE CONNECTION ...
Page 47: ...65 TEST MODE CD ...