76
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
ARDY
SIN
SOUT
ACLK
XLAT
XRST
XSTBY
―
AVSS
AVREF
AVDD
―
―
―
SLF
SRF
TEMP
MAGIC
―
TEST
DISCPRO
MNT3
MNT2
MNT1
MNT0
SENS
FLG
―
―
P-CONT
RFSW
―
―
DQSY
XINT
SRDT
SWDT
SCLK
SQSY
―
―
I
I
O
O
O
O
O
―
―
―
―
―
―
―
―
―
―
―
―
―
I
I
I
I
I
I
I
―
―
―
―
―
―
I
I
I
O
O
I
―
―
シスコン・インターフェイス用READY信号入力。
シスコン・インターフェイス用シリアルデータ入力。
シスコン・インターフェイス用シリアルデータ出力。
シスコン・インターフェイス用シリアルクロック出力。
CXD2652インターフェイス用ラッチ信号出力。
CXD2652リセット信号出力。
CXA2523スタンバイ信号出力。
未使用。
VSSに接続。
VDDに接続。
未使用 (PLL UP)。
DISCの誤消去防止スイッチ入力。
CXD2652のモニター信号入力3。
CXD2652のモニター信号入力2。
CXD2652のモニター信号入力1。
CXD2652のモニター信号入力0。
CXD2652のSENS信号入力。
CXD2652インターフェイスのSRDTに含まれるFLAGのモニター。
未使用。
ディジタル・インSUB-Qシンク入力。
CXD2652ステータス・シンク入力。
CXD2652インターフェイス用シリアル・データ入力。
CXD2652インターフェイス用シリアル・データ出力。
CXD2652インターフェイス用シリアル・クロック出力。
SUB-Q、ADIPシンク入力。
未使用。
端子番号
端子名称
I/O
機 能 説 明
Summary of Contents for XR-H550MD D
Page 26: ...28 27 BLOCK DIAGRAM 1 MAIN T BASS 1 CNO91 J202 WIN WIN SURR J602 TRAY ...
Page 28: ...1 2 3 4 5 6 7 8 9 10 11 12 13 14 A B C D E F G H I J K 32 31 WIRING 1 MAIN ...
Page 29: ...34 33 SCHEMATIC DIAGRAM 1 MAIN 1 2 TO TUNER ADAPTER C B CON801 ...
Page 30: ...1 2 3 4 5 6 7 A B C D E F G H I J K WIRING 2 PT SCHEMATIC DIAGRAM 2 PT 36 35 ...
Page 32: ...1 2 3 4 5 6 7 8 9 10 11 12 13 14 A B C D E F G H I J K 40 39 WIRING 3 FRONT ...
Page 33: ...42 41 SCHEMATIC DIAGRAM 4 FRONT 7 2 1 CN1 CN2 CN2 TO FROM CD UNIT ...
Page 34: ...1 2 3 4 5 6 7 8 9 10 11 12 13 14 A B C D E F G H I J K 44 43 WIRING 4 INTERFACE ...
Page 41: ...58 57 FL BJ698GNK GRID ASSIGNMENT ANODE CONNECTION ...
Page 47: ...65 TEST MODE CD ...