AD9779
Preliminary Technical Data
Rev. PrD | Page 6 of 34
PIN CONFIGURATION
VDDD18
VDDD18
VSSD
P2D<5>
P2D<4>
P2D<3>
P2D<2>
P2D<1>
P2D<0>
SYNC_O-
SPI_SDO
SPI_SDI
51
52
53
54
VDD
A
33
VS
SA
VDD
A
33
VS
SA
VDD
A
33
VS
SA
AU
X
2
_P
AUX
2
_N
VS
SA
IO
U
T
2_
P
IO
UT
2
_
N
VS
SA
VS
SA
VS
SA
IO
UT
1
_
N
IO
U
T
1_
P
VS
SA
AUX
1
_N
76
77
78
79
VSSD
VDDD33
VSSD
VDDD18
P1D<10>
P1D<11>
P1D<12>
P1D<13>
P1D<14>
P1D<15>
SYNC_I-
VSSC
VSSC
P2D
<
1
1
>
VD
D
D
33
P2D
<
1
2
>
P2D
<
1
3
>
P2D
<
1
4
>
P2D
<
1
5
>
DC
LK
P1D
<
0>
P1D
<
1>
P1D
<
2>
P1D
<
3>
VD
D
D
18
VS
SD
P1D
<
4>
P1D
<
5>
P1D
<
6>
P1D
<
7>
P1D
<
8>
P1D<9>
27
26
P2D
<
7>
P2D
<
8>
P2D
<
9>
P2D
<
1
0
>
50
49
AU
X
1
_P
VS
SA
VDD
A
33
VS
SA
VDD
A
33
CLK-
CLK+
VDDC18
VSSC
VSSC
3
2
VDDC18
VSSC
VSSC
VDDC18
1
VDDC18
25
24
75
74
100
99
SPI_CLK
SPI_CSB
RESET
IPTAT
VREF
IRQ
AD9779
VS
SA
VDD
A
33
VSSD
VSS
TXE
n
a
b
le
P2D<6>
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
6
5
4
9
8
7
12
11
10
15
14
13
18
17
16
21
20
19
23
22
34
33
30
29
28
32
31
36
35
43
42
39
38
37
41
40
48
47
44
46
45
80
81
84
82
83
85
86
89
87
88
90
91
94
92
93
95
98
96
97
I120
PLL_LOCK
Analog Domain
Digital Domain
VD
D
D
18
VS
SD
VDDD33
Figure 2. Pin Configuration