32
RCD-CX1
(5) Test mode detailed table
Table 1: Servo adjustment value display mode details
TXXX
Name
Meaning
Remarks
T31
gavine0
L0 layer VIN5VIN6VIN7VIN8 Fep section
Gain middle stage, latter stage amplifier
setting
VIN5 = "C" signal Fep section middle stage and latter stage amplifier set-
ting.
T32
gavin0
L0 layer VIN9VIN10 Fep section Gain
middle stage, latter stage amplifier set-
ting
VIN9 = "E" signal and VIN10=”F” signal Fep section middle stage and lat-
ter stage amplifier setting.
T33A
offving0
L0 layer VIN7 Fep section latter stage off-
set setting
VIN7 = "A" signal Fep section latter stage offset setting.
T33B
offvinf0
L0 layer VIN6 Fep section latter stage off-
set setting
VIN6 = "B" signal Fep section latter stage offset setting.
T33C
offvine0
L0 layer VIN5 Fep section latter stage off-
set setting
VIN5 = "C" signal Fep section latter stage offset setting.
T33D
offvinh0
L0 layer VIN8 Fep section latter stage off-
set setting
VIN8 = "D" signal Fep section latter stage offset setting.
T33E
offvina0
L0 layer VIN9 Fep section latter stage off-
set setting
VIN9 = "E" signal Fep section latter stage offset setting.
T33F
offvinb0
L0 layer VIN10 Fep section latter stage
offset setting
VIN10 = "F" signal Fep section latter stage offset setting.
T34
fepadr50
L0 layer high sped servo (DPD) input Fep
section Gain initial stage/middle stage/
latter stage amplifier setting
VIN1RfF, VIN2RF, VIN3RF and VIN4RF signals Fep section amplifier set-
ting.
( * Used for DVD and SACD layer)
Initial stage amplifier: fixed setting value, not adjusted.
(Fixed at FEPadr5 [bit10, bit9])
T35
fbal0
L0 layer focus balance adjustment value
8.8 format (upper 8 bits: integer, lower 8 bits: decimal)
FBAL = Adjustment value / 256
FBAL range: 0xFF00 < FBAL < 0x0100
Set value
0xFF00
0xFF80
0x0000
0x0080
0x0100
1+FBAL
0
0.5
1.0
1.5
2
1-FBAL
2
1.5
1.0
0.5
0
For the focus signal :
FE = { (VIN5+VIN7) * (1+FBAL) } - { (VIN6+VIN8) * (1-FBAL) }
T36
feagc0
L0 layer FE signal AGC value
(1x for 0x100, 2x for 0x200. Y/0x100 ratio calculation.)
Adjusted so that FE amplitude reaches target of 2.45V.
T37
fcga0
L0 layer focus Loop Gain adjustment
value
1x for 0x100 [0x200 (2x) set to Typ.
(1x for 0x100, 2x for 0x200. Y/0x100 ratio calculation.)
Adjustment value 0x200 sets so that gain crossover reaches target.
T38
asagc0
L0 layer AS signal AGC value
(1x for 0x100, 2x for 0x200. Y/0x100 ratio calculation.)
Adjusted so that AS amplitude reaches target of 2.45V.
T39
tbal0
CD tracking balance adjustment value
8.8 format (upper 8 bits: integer, lower 8 bits: decimal)
TBAL = Adjustment value / 256
TBAL range: 0xFF00 < TBAL < 0x0100
Set value
0xFF00
0xFF80
0x0000
0x0080
0x0100
1+TBAL
0
0.5
1.0
1.5
2
1-TBAL
2
1.5
1.0
0.5
0
For the tracking signal :
TE = { VIN9 * (1+TBAL) } - { VIN10 * (1-TBAL) }
T40
oftpd0
L0 layer DVD tracking balance adjust-
ment value
"A" and "C" signals: same phase
"B" and "D" signals: same phase
With the above conditions:
If the phase of B is 90
°
ahead of the phase of A: 0x20 (+32 LSB)
If the phase of B is 90
°
behind of the phase of A: 0xE0 (-32 LSB)
*
±
16 LSB for a phase difference of 45
°
, 0 LSB for a phase difference of
0
°
.
T41
oftlvll0
L0 layer OFTR detection threshold value
For the CD :
Signed 7bit ( 0x40
〜
0x3F )
0x40 : 0V
0x00 : 1.65V
0x3F : 3.3V
( 3.3V/128 = 25.78[mV]/LSB )
For the DVD :
Unsigned 7bit ( 0x00
〜
0x7F )
0x00 : 0V
0x40 : 1.65V
0x7F : 3.3V
( 3.3V/128 = 25.78[mV]/LSB )
At tracking off, adjusted so that OFTR signal reaches target of Duty 50%.
T42
teagc0
L0 layer TE signal AGC value
(1x for 0x100, 2x for 0x200. Y/0x100 ratio calculation.)
Adjusted so that TE amplitude reaches target of 2.45V.
(5) テストモード詳細一覧表
表 1 サーボ調整値表示モード詳細
TXXX
名称
意 味
備 考
T31
gavine0
L0 層 VIN5VIN6VIN7VIN8 の Fep 部 Gain
中段、後段 Amp 設定
VIN5 = "C" 信号の Fep 部の中段と後段の Amp 設定
T32
gavin0
L0 層 VIN9VIN10 の Fep 部 Gain 中段、後
段 Amp 設定
VIN9 = "E" 信号 VIN10 = "F" 信号の Fep 部の中段と後段の Amp 設定
T33A
offving0
L0 層 VIN7 の Fep 部 後段 Offset 設定
VIN7 = "A" 信号の Fep 部 後段の Offset 設定
T33B
offvinf0
L0 層 VIN6 の Fep 部 後段 Offset 設定
VIN6 = "B" 信号の Fep 部 後段の Offset 設定
T33C
offvine0
L0 層 VIN5 の Fep 部 後段 Offset 設定
VIN5 = "C" 信号の Fep 部 後段の Offset 設定
T33D
offvinh0
L0 層 VIN8 の Fep 部 後段 Offset 設定
VIN8 = "D" 信号の Fep 部 後段の Offset 設定
T33E
offvina0
L0 層 VIN9 の Fep 部 後段 Offset 設定
VIN9 = "E" 信号の Fep 部 後段の Offset 設定
T33F
offvinb0
L0 層 VIN10 の Fep 部 後段 Offset 設定
VIN10 = "F" 信号の Fep 部 後段の Offset 設定
T34
fepadr50
L0 層 高速 Servo(DPD) 入力の Fep 部
Gain 初段 / 中段 / 後段 Amp 設定
VIN1RF, VIN2RF, VIN3RF, VIN4RF 信号の Fep 部 Amp 設定
(※ DVD、SACD 層の場合使用)
初段 Amp は固定の設定値のため調整されない。
(FEPadr5 [bit10, bit9] 固定 )
T35
fbal0
L0 層フォーカスバランス調整値
8.8Format( 上位 8bit : 整数、下位 8bit 小数 ) で、
FBAL= 調整値 /256
FBAL の範囲は 0xFF00< FBAL<0x0100。
設定値
0xFF00
0xFF80
0x0000
0x0080
0x0100
1+FBAL
0
0.5
1.0
1.5
2
1-FBAL
2
1.5
1.0
0.5
0
フォーカス信号の場合 :
FE = { (VIN5+VIN7) * (1+FBAL) } - { (VIN6+VIN8) * (1-FBAL) }
T36
feagc0
L0 層 FE 信号の AGC 値
(0x100 で 1 倍、0x200 で 2 倍。 Y/0x100 の比率計算)
FE の振幅が目標ターゲット 2.45V になる様に調整される。
T37
fcga0
L0 層フォーカス Loop Gain 調整値
0x100 で 1 倍 [0x200(2 倍 ) を Typ に設定する。]
(0x100 で 1 倍、0x200 で 2 倍。
Y/0x100 の比率計算)
調整値 0x200 で Gain 交点が目標ターゲットになる様に設定している。
T38
asagc0
L0 層 AS 信号の AGC 値
(0x100 で 1 倍、0x200 で 2 倍。
Y/0x100 の比率計算)
AS の振幅が目標ターゲット 2.45V になる様に調整される。
T39
tbal0
CD トラッキングバランス調整値
8.8Format( 上位 8bit : 整数、下位 8bit 小数 ) で、
TBAL = 調整値 /256
TBAL の範囲は 0xFF00< TBAL <0x0100。
設定値
0xFF00
0xFF80
0x0000
0x0080
0x0100
1+TBAL
0
0.5
1.0
1.5
2
1-TBAL
2
1.5
1.0
0.5
0
CD トラッキング信号の場合 :
TE = { VIN9 * (1+TBAL) } - { VIN10 * (1-TBAL) }
T40
oftpd0
L0 層 DVD トラッキングバランス調整値
"A" と "C" 信号が同位相
"B" と "D" 信号が同位相
上記の条件の場合、
B が A より位相が 90°進んでいる時 : 0x20 (+32LSB)
B が A より位相が 90°遅れている時 : 0xE0 (-32LSB)
※ 位相差 45°の場合 は± 16LSB、位相差 0°の場合は 0LSB。
T41
oftlvll0
L0 層 OFTR 検出閾値
CD の場合:
符号付き 7bit ( 0x40 〜 0x3F )
0x40 : 0V
0x00 : 1.65V
0x3F : 3.3V
( 3.3V/128 = 25.78[mV]/LSB )
DVD の場合:
符号無し 7bit ( 0x00 〜 0x7F )
0x00 : 0V
0x40 : 1.65V
0x7F : 3.3V
( 3.3V/128 = 25.78[mV]/LSB )
トラッキング Off 状態での OFTR 信号が Duty50% になる様調整される。
T42
teagc0
L0 層 TE 信号の AGC 値
(0x100 で 1 倍、0x200 で 2 倍。
Y/0x100 の比率計算)
TE の振幅が目標ターゲット 2.45V になる様に調整される。
Summary of Contents for RCD-CX1
Page 4: ...4 RCD CX1 DIMENSION 138 8 130 4 158 300 7 25 5max 220 220 48 212 300 10 100 40 40 40 ...
Page 44: ...44 RCD CX1 MEMO ...
Page 51: ...51 RCD CX1 TC9273CFG IC501 BLOCK DIAGRAM ...
Page 53: ...53 RCD CX1 PRINTED WIRING BOARDS 8U 210024 SYS DAMP DISP P W B UNIT 1 2 COMPONENT SIDE ...
Page 54: ...54 RCD CX1 8U 210024 SYS DAMP DISP P W B UNIT 2 2 FOIL SIDE ...
Page 55: ...55 RCD CX1 8U 210025 SMPS SPT P W B UNIT COMPONENT SIDE FOIL SIDE ...
Page 56: ...56 RCD CX1 8U 310008 DRIVE SACD DAC P W B UNIT COMPONENT SIDE FOIL SIDE ...
Page 78: ...78 RCD CX1 MEMO ...
Page 90: ...90 RCD CX1 MEMO ...
Page 94: ...8 7 6 5 4 3 2 1 A B C D E F RCD CX1 SCHEMATIC DIAGRAMS 2 24 8U 310008 DRIVE SACD DAC UNIT 2 3 ...
Page 95: ...8 7 6 5 4 3 2 1 A B C D E F RCD CX1 SCHEMATIC DIAGRAMS 3 24 8U 310008 DRIVE SACD DAC UNIT 3 3 ...