Schematic Diagrams
DDRII SO-DIMM 0 B - 11
B.Sch
e
m
a
tic D
iag
rams
DDRII SO-DIMM 0
1. 8V
1 .8 V
1 .8 V
0.9VSM
1 .8V
0. 9VSM
3.3VS
VDDSPD
VD DSPD
I CH _SMBC LK0
11 ,14, 17
M_A_D QS4
6
M_A_D QS2
6
M_A_D QS7
6
M_C LK_D DR 0#
5
M_ A_D M2
6
M_C LK_D DR 1
5
M_A_D QS#1
6
M_A_D QS#7
6
M_A_BS0#
6
M_A_D QS#5
6
M_A_D QS#4
6
M_ A_D M3
6
PM_ EXTTS_D DR #
5 ,1 1
M_ CKE0
5
M_A_D QS5
6
M_ A_D M0
6
M_A_D QS#3
6
M_C LK_D DR 1#
5
M_A_R AS#
6
M_ A_D M1
6
M_A_D QS1
6
M_A_D QS0
6
M_ A_D M5
6
M_ A_D M6
6
M_ A_D M4
6
M_A_W E#
6
M_A_C AS#
6
M_ OD T0
5
M_ CKE1
5
M_A_D QS#6
6
M_A_D QS3
6
M_ A_D M7
6
M_A_D QS#2
6
M_ CS1#
5
M_ OD T1
5
I CH _SMBD AT0
11 ,14, 17
M_ A_DQ [6 3: 0] 6
M_C LK_D DR 0
5
M_A_D QS#0
6
M_A_BS1#
6
M_ CS0#
5
M_A_D QS6
6
M_A_A[ 14 :0]
6
M_A_BS2#
6
0.9VSM
11, 28
1.8V
5 ,7 ,8 ,11 ,2 8
3.3VS
5 ,8, 9, 11 ,1 2,1 3, 14 ,15 ,1 7, 18 ,19 ,2 0, 21 ,22 ,2 3, 24 ,25 ,2 9
VDD SPD
11
M_A_ DQ 16
M_A_ DQ 30
M_ A_BS1#
M_A_ DQ 55
M_ CS1 #
M_ CKE0
M_A_BS1#
M_A_ DQ 3
M_ A_R AS#
M_A_ DQ 62
MVREF_D IM0
M_ A_A7
M_A_ DQ 31
M_A_ DQ 40
M_A_ DQ 52
M_A_ DQ 33
M_ A_A12
M_A_ DQ 1
M_A_ DQ 57
M_A_ DQ 5
M_A_ DQ 25
M_A_ DQ 47
M_A_ DQ 6
M_A_ DQ 8
M_ A_A9
M_A_ DQ 61
M_A_ DQ 48
M_ A_A3
M_CS1 #
M_A_ DQ 58
M_ OD T1
M_A_ DQ 49
M_A_ DQ 56
M_A_ DQ 22
MVREF_D IM0
M_A_ DQ 41
M_A_ DQ 13
SA1_ DIM0
M_A_ DQ 14
M_ A_A1
M_ OD T0
M_A_ DQ 59
M_ A_A2
M_ A_A0
M_OD T1
M_A_ DQ 32
M_A_ DQ 27
M_A_ DQ 20
M_A_ DQ 11
M_A_ DQ 7
M_A_ DQ 51
M_ A_A8
M_ A_C AS#
M_CKE0
M_A_ DQ 60
M_A_ DQ 18
M_A_WE#
M_ A_A4
M_A_ DQ 0
M_A_ DQ 15
M_A_C AS#
M_A_ DQ 29
M_A_ DQ 45
M_A_ DQ 42
M_ A_A5
M_A_BS0#
M_A_ DQ 4
M_A_ DQ 9
M_A_ DQ 39
M_OD T0
M_A_ DQ 34
M_A_ DQ 37
M_A_ DQ 2
SA0_ DIM0
M_A_BS2#
M_A_ DQ 19
M_A_R AS#
M_A_ DQ 12
M_ A_A13
M_ CS0 #
M_A_ DQ 24
M_A_ DQ 35
M_A_ DQ 46
M_CKE1
M_A_ DQ 44
M_A_ DQ 10
M_A_ DQ 23
M_A_ DQ 21
M_A_ DQ 38
M_ A_A6
M_A_ DQ 54
M_ A_BS2#
M_A_ DQ 17
M_ A_WE#
M_A_ DQ 43
M_A_ DQ 26
M_CS0 #
M_A_ DQ 36
M_A_ DQ 28
M_A_ DQ 63
M_A_ DQ 50
M_A_ DQ 53
M_ A_A11
M_ CKE1
M_A_A11
M_A_A5
M_A_A1
M_A_A13
M_A_A9
M_ A_BS0#
M_A_A7
M_A_A0
M_A_A2
M_A_A8
M_ A_A10
M_A_A3
M_A_A4
M_A_A10
M_A_A6
M_A_A12
M_A_A14
D 4
R B55 1V-30
A
C
C44 9
22u_6 .3 V_12
C 135
0.1u_ 10 V_X7 R_ 04
C57
2. 2u_6. 3V_06
C 397
0.1u_ 10 V_X7 R_ 04
C 114
0.1u_ 10 V_X7 R_ 04
C 123
0.1u_ 10 V_X7 R_ 04
R3 3
10 K_04
C 424
0.1u_ 10 V_X7 R_ 04
C1 85
1u _6 .3 V_04
C11 5
0 .1u _1 0V_X7R _04
C1 58
1u _6 .3V_ 04
C4 46
1 0u _10V_0 8
C 404
0.1u_ 10 V_X7 R_ 04
R N9
5 6_4 P2R _04
1
4
2
3
+
C3 95
22 0u _4V_ D
C 396
0.1u_ 10 V_X7 R_ 04
R N28
5 6_4 P2R _04
1
4
2
3
R N13
5 6_4 P2R _04
1
4
2
3
C 14 4
0. 1u _1 0V_X7R _04
R N25
5 6_4 P2R _04
1
4
2
3
R9 3
1K_ 1%_0 4
R N5
5 6_4 P2R _04
1
4
2
3
C 88
0. 1u_ 10 V_X7 R_ 04
C 394
0.01u _1 6V_0 4
C 17 9
2 .2 u_ 6. 3V_0 6
C1 57
1 0u_ 10V_0 8
C 418
0.1u_ 10 V_X7 R_ 04
R N3
5 6_4 P2R _04
1
4
2
3
C 183
0 .1 u_1 0V_ X7R _0 4
C103
0.2 2u _1 0V_0 4
C1 26
1 0u _10V_0 8
C 58
0. 1u _16 V_0 4
C 10 2
1 u_ 6.3V_0 4
JDI MM_2 A
2-1 73 4073- 1
10 2
10 1
10 0
9 9
9 8
9 7
9 4
9 2
9 3
9 1
10 5
9 0
8 9
11 6
8 6
8 4
8 5
5
7
17
19
4
6
14
16
23
25
35
37
20
22
36
38
43
45
55
57
44
46
56
58
61
63
73
75
62
64
74
76
123
125
135
137
124
126
134
136
141
143
151
153
140
142
152
154
157
159
173
175
158
160
174
176
179
181
189
191
180
182
192
194
10 7
10 6
10 8
10 9
11 3
11 0
11 5
7 9
8 0
3 0
3 2
16 4
16 6
19 5
19 7
20 0
19 8
1 0
2 6
5 2
6 7
13 0
14 7
17 0
18 5
1 3
3 1
5 1
7 0
13 1
14 8
16 9
18 8
1 1
2 9
4 9
6 8
12 9
14 6
16 7
18 6
11 4
11 9
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10 /AP
A11
A12
A13
A14
A15
A16 _BA2
D Q0
D Q1
D Q2
D Q3
D Q4
D Q5
D Q6
D Q7
D Q8
D Q9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
BA0
BA1
RAS#
WE#
CAS#
S0#
S1#
CKE0
CKE1
CK0
CK0 #
CK1
CK1 #
SDA
SCL
SA1
SA0
DM0
DM1
DM2
DM3
DM4
DM5
DM6
DM7
DQ S0
DQ S1
DQ S2
DQ S3
DQ S4
DQ S5
DQ S6
DQ S7
DQ S0#
DQ S1#
DQ S2#
DQ S3#
DQ S4#
DQ S5#
DQ S6#
DQ S7#
OD T0
OD T1
C 44 2
*22u _6. 3V_ 12
C 142
0.1u_ 10 V_X7 R_ 04
C7 3
10 u_ 10V_ 08
C 119
0.1u_ 10 V_X7 R_ 04
C81
0. 1u_ 10V_X7R_04
R N11
5 6_4 P2R _04
1
4
2
3
C 437
0.1u_ 10 V_X7 R_ 04
C 129
0.1u_ 10 V_X7 R_ 04
R N2
5 6_4 P2R _04
1
4
2
3
R N34
5 6_4 P2R _04
1
4
2
3
R3 2
10 K_0 4
R N30
5 6_4 P2R _04
1
4
2
3
C 14 0
4. 7u _6. 3V_ 06
C 15 3
4 .7u_ 6.3 V_0 6
+
C44 8
100u _6.3 V_B2
R N32
5 6_4 P2R _04
1
4
2
3
C 90
0.2 2u _10V_0 4
C 400
0 .1u_1 0V_ X7R _04
C4 39
10 u_10V_ 08
R N27
5 6_4 P2R _04
1
4
2
3
R94
1K_1 %_0 4
J DI MM_2B
2-1 73 4073- 1
112
111
117
96
95
118
81
82
87
103
88
104
199
83
120
50
69
163
1
201
202
47
133
183
77
12
48
184
78
71
72
121
122
196
193
8
1 8
2 4
4 1
5 3
4 2
5 4
5 9
6 5
6 0
6 6
1 27
1 39
1 28
1 45
1 65
1 71
1 72
1 77
1 87
1 78
1 90
9
2 1
3 3
1 55
3 4
1 32
1 44
1 56
1 68
2
3
1 5
2 7
3 9
1 49
1 61
2 8
4 0
1 38
1 50
1 62
VDD1
VDD2
VDD3
VDD4
VDD5
VDD6
VDD7
VDD8
VDD9
VDD1 0
VDD1 1
VDD1 2
VDDSPD
NC 1
NC 2
NC 3
NC 4
NC TEST
VREF
GN D0
GN D1
VSS1
VSS2
VSS3
VSS4
VSS5
VSS6
VSS7
VSS8
VSS9
VSS10
VSS11
VSS12
VSS13
VSS14
VSS15
VSS16
VSS17
VSS18
VSS19
VSS20
VSS21
VSS22
VSS23
VSS24
VSS25
VSS26
VSS27
VSS28
VSS29
VSS30
VSS31
VSS32
VSS33
VSS34
VSS35
VSS36
VSS37
VSS38
VSS39
VSS40
VSS41
VSS42
VSS43
VSS44
VSS45
VSS46
VSS47
VSS48
VSS49
VSS50
VSS51
VSS52
VSS53
VSS54
VSS55
VSS56
VSS57
C 410
0.1u_ 10 V_X7 R_ 04
C14 3
0 .1u _1 0V_ X7R _04
C 146
1 u_6 .3V_0 4
C 18 4
0 .1 u_ 16V_ 04
C 430
0.1u_ 10 V_X7 R_ 04
C 11 6
0 .1u_ 10V_X7 R_04
C 128
0.1u_ 10 V_X7 R_ 04
C 104
0.01u _1 6V_0 4
R N7
5 6_4 P2R _04
1
4
2
3
C132
0. 1u _1 0V_X7R _04
Layout Note:
+VTT_MEM RESISTORS
20mils
signal/space/signal:
Layout note:
Place one cap close to every 2 pull-up resistors
terminated to +VTT_M EM
9 / 5 / 9
SO-DIMM 0
1 6-5 60 34- 45 A
CLOSE TO SO-DIMM_0
6-86-24200-049 (AMP 9.2)
6-86-24200-032(FOXCONN 9.2)
20mils
CLOSE TO SO-DIMM_0
Sheet 10 of 37
DDRII SO-DIMM 0
All manuals and user guides at all-guides.com