Index (Continued)
INDEX - 4
MOTOROLA
host to DSP . . . . . . . . . . . . . . . . . . . 5-17, 5-40
polling/interrupt controlled 5-38
Data Transmission . . . . . . . . . . . . . . . . . . . . . 6-30
DC4–DC0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-87
DE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-6
Debug Request Input (DR) . . . . . . . . . . . . . . . 2-13
Development Mode (Mode 3) . . . . . . . . . . . . . 3-11
DMA . . . . . . . . . . . . . . . . . . . . . . .5-17, 5-19, 5-29
host to DSP . . . . . . . . . . . . . . . . . . . . . . . 5-57
DMA Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-23
DMA Procedure
DSP to host . . . . . . . . . . . . . . . . . . . . . . . 5-60
DS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-5
DS1/OS0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-11
DSCK/OS1 . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-12
DSO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-12
DSP to Host DMA Procedure . . . . . . . . . . . . . 5-60
DSP to Host Internal Processing . . . . . . . . . . 5-59
DSP56002 Features . . . . . . . . . . . . . . . . . . . . . 1-4
DSP56K Central Processing Module
central components . . . . . . . . . . . . . . . . . . 1-4
—E—
Exception (See Interrupt)
EXTAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-8
External Access Priority . . . . . . . . . . . . . . . . . . 4-3
—F—
FE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-24
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4
Flags, SSI . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-153
FSL0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-112
FSL0, FSL1 . . . . . . . . . . . . . . . . . . . . . . . . . . 6-91
FSL1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-112
—G—
GCK . . . . . . . . . . . . . . . . . . . . . . . . . . 6-91, 6-112
GPIO
configuration . . . . . . . . . . . . . . . . . . . . . . . 5-4
programming port B . . . . . . . . . . . . . . . . . 5-5
programming port C . . . . . . . . . . . . . . . . . 6-6
—H—
H0-H7 . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-8, 5-30
HA0-HA2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-9
HA0–HA2 . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-31
HACK . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-9, 5-32
Hardware Reset
OnCE pins and . . . . . . . . . . . . . . . . . . . . 2-12
HC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-27
HCIE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-14
HCP . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-16, 5-19
HCR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-14
bit 0 - host receive interrupt enable
(HRIE) . . . . . . . . . . . . . . . . . . . . . 5-14
bit 1 - host transmit interrupt enable
(HTIE) . . . . . . . . . . . . . . . . . . . . . 5-14
bit 2 - host command interrupt enable
(HCIE) . . . . . . . . . . . . . . . . . . . . . 5-14
bit 3 - host flag 2 (HF2) . . . . . . . . . . . . . . 5-14
bit 4 - host flag 3 (HF3) . . . . . . . . . . . . . . 5-15
bits 5,6,7 - reserved . . . . . . . . . . . . . . . . . 5-15
HEN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-9, 5-32
HF0 . . . . . . . . . . . . . . . . . . . . . . . 5-16, 5-19, 5-23
reading during transition . . . . . . . . . . . . . 5-19
HF1 . . . . . . . . . . . . . . . . . . . . . . . 5-16, 5-19, 5-23
reading during transition . . . . . . . . . . . . . 5-19
HF2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-14, 5-28
HF3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-15, 5-28
HI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-3, 5-10
DSP viewpoint . . . . . . . . . . . . . . . . . . . . . 5-11
example circuits . . . . . . . . . . . . . . . . . . . . 5-62
features . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10
host processor viewpoint . . . . . . . . . . . . . 5-19
programming model . . . . . . . . . . . . . . . . . 5-20
servicing protocols . . . . . . . . . . . . . . . . . . 5-33
HI Application Examples . . . . . . . . . . . . . . . . .5-37
bootstrap from host . . . . . . . . . . . . . . . . . 5-50
HI initialization . . . . . . . . . . . . . . . . . . . . . 5-38
host to DSP data transfer . . . . . . . . . . . . 5-40
polling/interrupt controlled
data transfer . . . . . . . . . . . . . . . . 5-38
HI Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . .5-34
DSP CPU . . . . . . . . . . . . . . . . . . . . . . . . . 5-18
host processor . . . . . . . . . . . . . . . . . . . . . 5-18
HI Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-8, 5-30
host acknowledge (HACK) . . . . . . . 2-9, 5-32
host address (HA0-HA2) . . . . . . . . . 2-9, 5-31
host data bus pins (H0-H7) . . . . . . . 2-8, 5-30
host enable (HEN) . . . . . . . . . . . . . . 2-9, 5-32
host read/write (HR/W) . . . . . . . . . . 2-9, 5-32
host request (HREQ) . . . . . . . . . . . . 2-9, 5-32
HI Programming Model . . . . . . . . . . . . . . . . . .5-12
HM1 and HM0 . . . . . . . . . . . . . . . . . . . . . . . . .5-23
Host Command Feature . . . . . . . . . . . . . . . . .5-20
Host Control Register (HCR) . . . . . . . . . 5-14, B-16
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
.
..