Index (Continued)
MOTOROLA
INDEX - 5
Host Flag Operation . . . . . . . . . . . . . . . . . . . . 5-15
Host Interface (HI) . . . . . . . . . . . . . . . . . 5-3, 5-10
Host Port Usage Considerations -
DSP Side . . . . . . . . . . . . . . . . . . . . . . 5-18
Host Port Usage Considerations -
Host Side . . . . . . . . . . . . . . . . . . . . . . 5-65
Host Receive Data Register (HRX) . . . 5-17, B-17
Host Registers After Reset
as seen by DSP . . . . . . . . . . . . . . . . . . . 5-17
as seen by host processor . . . . . . . . . . . 5-30
Host Status Register (HSR) . . . . . . . . . 5-15, B-17
Host to DSP DMA Procedure . . . . . . . . . . . . . 5-57
Host To DSP Internal Processing . . . . . . . . . . 5-56
Host Transmit Data Register (HTX) . . . 5-17, B-17
HR/W . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-9, 5-32
HRDF . . . . . . . . . . . . . . . . . . . . . . . . . . 5-15, 5-19
HREQ Bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-29
HREQ Pin . . . . . . . . . . . . . . . 2-9, 5-22, 5-23, 5-32
HRIE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-14
HRX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-17
HSR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-15
bit 0 - host receive data full (HRDF) . . . . 5-15
bit 1 - host transmit data empty
(HTDE) . . . . . . . . . . . . . . . . . . . . 5-15
bit 2 - host command pending (HCP) . . . 5-16
bit 3 - host flag 0 (HF0) . . . . . . . . . . . . . . 5-16
bit 4 - host flag 1 (HF1) . . . . . . . . . . . . . . 5-16
bit 5,6 - reserved . . . . . . . . . . . . . . . . . . . 5-17
bit 7 - DMA status (DMA) . . . . . . . . . . . . 5-17
HTDE . . . . . . . . . . . . . . . . . . . . . . . . . . 5-15, 5-19
HTIE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-14
HTX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-17
HV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-26, 5-46
—I—
ICR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-20
bit 0 - receive request enable (RREQ) . . 5-22
bit 1 - transmit request enable (TREQ) . . 5-22
bit 2 - reserved . . . . . . . . . . . . . . . . . . . . 5-23
bit 3 - host flag 0 (HF0) . . . . . . . . . . . . . . 5-23
bit 4 - host flag 1 (HF1) . . . . . . . . . . . . . . 5-23
bit 5,6 - host mode control
(HM1, HM0) . . . . . . . . . . . . . . . . 5-23
bit 7 - initialize bit (INIT) . . . . . . . . . . . . . 5-24
IDLE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-23
IF0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-94
IF1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-94
ILIE . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-20, 6-39
INIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-24
Instruction Set Summary . . . . . . . . . . . . . . . . . B-5
Internal Processing
DSP to host . . . . . . . . . . . . . . . . . . . . . . . 5-59
host to DSP . . . . . . . . . . . . . . . . . . . . . . . 5-56
INterrupt
Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . B-4
Interrupt
host command . . . . . . . . . . . . . . . . . . . . . 5-43
host receive data . . . . . . . . . . . . . . . . . . . 5-43
host transmit data . . . . . . . . . . . . . . . . . . 5-43
SCI idle line . . . . . . . . . . . . . . . . . . . . . . . 6-39
SCI receive data . . . . . . . . . . . . . . . . . . . 6-37
SCI receive data with exception status . . 6-39
SCI timer . . . . . . . . . . . . . . . . . . . . . . . . . 6-39
SCI transmit data . . . . . . . . . . . . . . . . . . . 6-39
SSI receive data . . . . . . . . . . . . . . . . . . 6-109
SSI receive data with
exception status . . . . . . . . . . . . 6-109
SSI transmit data . . . . . . . . . . . . . . . . . . 6-109
SSI transmit data with
exception status . . . . . . . . . . . . 6-109
Starting Addresses . . . . . . . . . . . . . . . . . . B-4
Interrupt Control Register (ICR) . . . . . . 5-20, B-18
Interrupt Priority Register (IPR) . . . . . . . 3-12, B-11
Interrupt Status Register (ISR) . . . . . . . 5-27, B-19
Interrupt Vector Register (IVR) . . . . . . . 5-29, B-19
Interrupts
DMA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-37
non-DMA . . . . . . . . . . . . . . . . . . . . . . . . . 5-36
IPR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . B-11
ISR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-27
bit 0 - receive data register full (RXDF) . . 5-27
bit 1 - transmit data register empty
(TXDE) . . . . . . . . . . . . . . . . . . . . 5-28
bit 2 - transmitter ready (TRDY) . . . . . . . 5-28
bit 3 - host flag 2 (HF2) . . . . . . . . . . . . . . 5-28
bit 4 - host flag 3 (HF3) . . . . . . . . . . . . . . 5-28
bit 5 - reserved . . . . . . . . . . . . . . . . . . . . . 5-28
bit 6 - DMA status (DMA) . . . . . . . . . . . . . 5-29
bit 7 - host request (HREQ) . . . . . . . . . . . 5-29
IVR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-29
—M—
MA, MB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-6
MC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-7
Memory Modules . . . . . . . . . . . . . . . . . . . . . . . .3-3
program memory . . . . . . . . . . . . . . . . . . . . 3-3
X data memory . . . . . . . . . . . . . . . . . . . . . 3-4
Y data memory . . . . . . . . . . . . . . . . . . . . . 3-4
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
.
..