MPC8360E/MPC8358E PowerQUICC II Pro Processor Revision 2.x TBGA Silicon Hardware Specifications, Rev. 4
Freescale Semiconductor
73
Package and Pin Listings
LCLK[0]
J33
O
OV
DD
—
LCLK[1]/LCS[6]
J34
O
OV
DD
—
LCLK[2]/LCS[7]
G37
O
OV
DD
—
LSYNC_OUT
F34
O
OV
DD
—
LSYNC_IN
G35
I
OV
DD
—
Programmable Interrupt Controller
MCP_OUT
E34
O
OV
DD
2
IRQ0/MCP_IN
C37
I
OV
DD
—
IRQ[1]/M1SRCID[4]/M2SRCID[4]/
LSRCID[4]
F35
I/O
OV
DD
—
IRQ[2]/M1DVAL/M2DVAL/LDVAL
F36
I/O
OV
DD
—
IRQ[3]/CORE_SRESET
H34
I/O
OV
DD
—
IRQ[4:5]
G33, G32
I/O
OV
DD
—
IRQ[6]/LCS[6]/CKSTOP_OUT
E35
I/O
OV
DD
—
IRQ[7]/LCS[7]/CKSTOP_IN
H36
I/O
OV
DD
—
DUART
UART1_SOUT/M1SRCID[0]/
M2SRCID[0]/LSRCID[0]
E32
O
OV
DD
—
UART1_SIN/M1SRCID[1]/
M2SRCID[1]/LSRCID[1]
B34
I/O
OV
DD
—
UART1_CTS/M1SRCID[2]/
M2SRCID[2]/LSRCID[2]
C34
I/O
OV
DD
—
UART1_RTS/M1SRCID[3]/
M2SRCID[3]/LSRCID[3]
A35
O
OV
DD
—
I
2
C Interface
IIC1_SDA
D34
I/O
OV
DD
2
IIC1_SCL
B35
I/O
OV
DD
2
IIC2_SDA
E33
I/O
OV
DD
2
IIC2_SCL
C35
I/O
OV
DD
2
QUICC Engine Block
CE_PA[0]
F8
I/O
LV
DD0
—
CE_PA[1:2]
AH1, AG5
I/O
OV
DD
—
CE_PA[3:7]
F6, D4, C3, E5, A3
I/O
LV
DD
0
—
CE_PA[8]
AG3
I/O
OV
DD
—
CE_PA[9:12]
F7, B3, E6, B4
I/O
LV
DD
0
—
CE_PA[13:14]
AG1, AF6
I/O
OV
DD
—
CE_PA[15]
B2
I/O
LV
DD
0
—
Table 66. MPC8360E TBGA Pinout Listing (continued)
Signal
Package Pin Number
Pin Type
Power
Supply
Notes