2 - 8
GRUNDIG Servicetechnik
Beschreibungen / Descriptions
GV470S…
2.2 Chassisplatte – Teletext "DOS" (VT)
Funktionsübersicht
Der DOS-Schaltungsteil enthält einen Testbild/Datengenerator und
die Videotextverarbeitung. Dazu benötigt er folgende Baugruppen
(ICs):
– IC7140, IVT (Integrated Video-Input-Processor and Teletext)
Abtrennung und Aufbereitung der vom Sender angebotenen Video-
textsignale,
Zeitsteuerung sämtlicher Funktionen einschließlich Zeilensprung-
Unterdrückung,
Zeichengenerator mit entsprechenden R-, G-, B-, Sync-, Schaltsi-
gnalen und Speicheransteuerung.
– IC7160, Seitenspeicher – zum Abspeichern der von IC7140 gelie-
ferten Daten.
– IC7190, RGB-Encoder – zur Erzeugung des DOS-FBAS-Signals.
– Die Spannungsversorgung erfolgt durch die Betriebsspannung
+5V
F
.
2.2.1 IVT und Seitenspeicher (IC7140, IC7160)
Der IVT besteht aus folgenden Funktionsblöcken:
Datenabtrennung, Datenakquisition, Seitenspeicherschnittstelle,
Zeichengenerator, Takt-PLL, Steuerlogik und I
2
C-Bus-Steuerung.
– Datenabtrennung
Die adaptive Datenabtrennstufe gewinnt aus dem über IC7140-(36)
zugeführten FBAS-Signal die Videotextdaten. Zu diesem Zweck
gelangt das Videosignal auf einen A/D-Wandler mit einer Abtastfre-
quenz von 13,5MHz. Auf digitaler Basis erfolgt anschließend die
Abtrennung der Textdaten und die Aufbereitung des zugehörigen
6,9375MHz-Taktes.
– Takt-PLL
Die 27MHz-Oszillatorfrequenz wird zunächst für den A/D-Wandler
auf 13,5MHz heruntergeteilt. Eine digital arbeitende PLL erzeugt die
Grundfrequenzen 6MHz, 1MHz und 15,625kHz. Die so erzeugte
Zeilenfrequenz wird dann, ebenso wie die aus dem FBAS-Signal
abgetrennten Zeilensynchronsignale, einem Phasenvergleich zu-
geführt. Die Charakteristik des nachgeschalteten digitalen Schlei-
fenfilters wird durch den VCR -Eingang des IC7140-(42) beeinflußt
und der 6MHz-Oszillator entsprechend nachgeregelt. Auf diese
Weise sind alle vom IVT generierten Frequenzen mit dem einlaufen-
den FBAS-Signal zeilenverkoppelt. Im Freilauf (z.B. CTI-Testbild)
wird der Phasenvergleich abgeschaltet.
– I
2
C-Bus-Interface
Über dieses Interface können alle Abläufe vom Hauptrechner
(IC7060) über den Archivrechner (IC7030) gesteuert und jede Stelle
im Seitenspeicher beschrieben oder gelesen werden. Das Interface
übernimmt die Seriell / Parallel-Wandlung.
– Steuerlogik
Die Steuerlogik besteht aus mehreren Zählern, Gatterverknüpfun-
gen und Steuerregistern, die über den I
2
C-Bus-B ansteuerbar sind.
Sie wird mit den intern erzeugten 6MHz-, 1MHz-, H- und V-frequen-
ten Impulsen versorgt. Auf diese Weise entstehen unter anderem
das Sync.-Signal, der Pixel-Takt für den Zeichengenerator, sowie
die Steuersignale für das Seitenspeicher-Interface.
– Datenakquisition
In den Zeilen 2…22 und 315…335 liefert die Steuerlogik ein sog.
Dateneingangsfenster. Der Akquisitionskreis erkennt vorhandene
Textdaten anhand eines festgelegten Rahmencodes. Anschlie-
ßend erfolgt eine Seriell-/Parallelwandlung und eine Fehlererken-
nung bzw. Fehlerkorrektur. Fordert der Benutzer eine Textseite an,
wird über den I
2
C-Bus-B ein Register mit der Seitennummer gela-
den. Die Akquisition vergleicht nun alle einlaufenden Seiten-
nummern mit der angeforderten Seite und leitet deren Abspeiche-
rung im Seitenspeicher IC7160 ein.
– Seitenspeicherschnittstelle
Der Datentransfer zum Seitenspeicher (IC7160) erfolgt über die 8
Datenleitungen IC7140-(3)…-(5), -(60)…-(64) und die 13 Adresslei-
tungen IC7140-(6)…-(22). Die Steuerung der Schreib- und Lesevor-
gänge erfolgt über IC7140-(23), -(24). Für eine Darstellung ohne
Zeilensprung ermöglicht die Schnittstelle gleichzeitiges Schreiben
und Lesen über die Dauer einer Zeilenperiode.
2.2 Family Board – Teletext "DOS" (VT)
Function Overview
The DOS unit contains a Test Pattern / Data Generator and the
Teletext processing stage. For this the following function groups (ICs)
are required:
– IC7140, IVT (Integrated Video-Input-Processor and Teletext)
slicing and processing the Teletext signals offered by the TV station,
timing of all functions including line linterlace suppression,
character generator with appropriate R, G, B, sync, switching
signals and memory control.
– IC7160, page memory - for storing the data obtained from IC7140.
– IC7190, RGB Encoder - for generating the DOS-CCVS-signal.
– For voltage supply, the +5V
F
operating voltage is used.
2.2.1 IVT and Page Memory (IC7140, IC7160)
The IVT consists of the following function groups:
Data slicer, data acquisition, page memory interface, character gen-
erator, clock-PLL, control logic and the I
2
C-bus interface.
– Data slicer
The adaptive data slicer extracts the Teletext data from the CCVS
signal fed in via IC7140-(36). For this, the video signal is taken to an
A/D converter with a scanning frequency of 13.5MHz. The text data
is then separated and the appropriate 6.9375MHz clock is gener-
ated from the digitised video signal.
– Clock-PLL
The 27MHz oscillator frequency is first of all divided to 13.5MHz for
the A/D converter. A digital PLL generates the basic frequencies
6MHz, 1MHz, and 15,625kHz. The generated line frequency is then
fed to a phase comparator along with the line sync signals separated
from the CCVS signal. The characteristic of the digital loop filter
which follows is influenced by the VCR input on the IC7140-(42) and
the 6MHz oscillator is controlled accordingly. By this method, all
frequencies generated in the IVT are synchronized to the line
frequency of the incoming CCVS signal. In unsynchronized condi-
tion (eg. CTI test pattern) no phase comparison takes place.
– I
2
C-bus interface
This interface permits the main computer (IC7060) to control all
operations via the archives computer (IC7030) and also to read data
into and out of each storage location of the page memory. The
interface carries out the serial-parallel conversion.
– Control logic
The control logic consists of several counters, gate circuits and
control registers which can be controlled via the I
2
C-bus-B. The
control logic is supplied with the internally generated 6MHz, 1MHz,
H and V-frequency pulses. In this way, the sync signal, the pixel
clock for the character generator, and the control signals for the page
memory interface are produced among others.
– Data acquisition
During the lines 2…22 and 315…335 the control logic provides a so-
called data input window. The acquisition circuit identifies by a
determined frame code the presence of text data. Subsequently, the
text data is subjected to a serial/parallel conversion and an error
detection and correction. When the user calls up a text page a
register with the page number is loaded via the I
2
C-bus-B. The
acquisition circuit then compares all incoming page numbers with
the requested page and initializes the storage of the page in the page
memory IC7160.
– Page memory interface
The data is transferred to the page memory (IC7160) on the 8 data
lines IC7140-(3)…-(5), -(60)…-(64) and the 13 address lines
IC7140-(6)…-(22). The writing and reading processes are control-
led via IC7140-(23), -(24). For displaying the data without line
interlace, the interface permits to read in and to read out the data
simultaneously during one line period.