45
5) DRAM
C221
100nF 10V
MEM_CLK0
RCLK0#
RCLK0
MEM_CLK0#
R205
33R 1/16W 5%
C233
100nF 10V
C217
100nF 10V
C297
1U 10V
C238
1U 10V
C236
100nF 10V
1
2
FB201
120R/500mA
C223
4U7 6V3
R210
75 OHM +-5% 1/16W
R201
1K 1/10W 1%
C292
100nF 10V
C230
100nF 10V
MEM_VREF
C216
100nF 10V
C224
100nF 10V
R206
33R 1/16W 5%
C240
1U 10V
R208
NC/1K 1/10W 5%
C
275
10N
50V
C281
100N 50V
R207
1K 1/10W
AV12_MEMPLL
C
278
100N
25V
C222
10U 10V
R202
1K 1/10W 1%
C289
1N 50V
R209
-5% 1/16W
C288
10N 25V
C229
1UF 6V3
C
276
1U
10V
C215
100nF 10V
C249
100nF 10V
R214
100R 1/16W 5%
C232
4.7uF 6.3V
C210
100N 16V
C237
10U 10V
C204
4.7uF 6.3V
R211
75 OHM +-5% 1/16W
AV125
DDRV
DDRV
DDRV
DDRV
DDRV
C298
100nF 10V
DDRV
DV33
DDRV
DDRV
C201
100nF 10V
DDRV
DDRV
C293
1U 10V
C219
100nF 10V
VDD
A1
NC
A2
VSS
A3
VSSQ
A7
UDQS
A8
VDDQ
A9
DQ14
B1
VSSQ
B2
UDM
B3
UDQS
B7
VSSQ
B8
DQ15
B9
VDDQ
C1
DQ9
C2
VDDQ
C3
VDDQ
C7
DQ8
C8
VDDQ
C9
DQ12
D1
VSSQ
D2
DQ11
D3
DQ10
D7
VSSQ
D8
DQ13
D9
VDD
E1
NC
E2
VSS
E3
VSSQ
E7
LDQS
E8
VDDQ
E9
DQ6
F1
VSSQ
F2
LDM
F3
LDQS
F7
VSSQ
F8
DQ7
F9
VDDQ
G1
DQ1
G2
VDDQ
G7
DQ0
G8
VDDQ
G9
DQ4
H1
VSSQ
H2
DQ3
H3
DQ2
H7
VSSQ
H8
DQ5
H9
VDDL
J1
VREF
J2
VSS
J3
VSSDL
J7
CK
J8
VDD
J9
CKE
K2
WE
K3
RAS
K7
CK
K8
ODT
K9
NC/BA2
L1
BA0
L2
BA1
L3
CAS
L7
CS
L8
A10/AP
M2
A1
M3
A2
M7
A0
M8
VDD
M9
VSS
N1
A3
N2
A5
N3
A6
N7
A4
N8
A7
P2
A9
P3
A11
P7
A8
P8
VSS
P9
VDD
R1
A12
R2
NC/A14
R3
NC/N15
R7
NC/A13
R8
VDDQ
G3
U200
NT5TU32M16CG-25C
C202
100nF 10V
RA6
RDQ14
RDQ15
MEM_VREF
RA4
RA5
RDQ8
RDQ9
RDQ10
RDQ11
RDQ12
RDQ13
RCKE
RDQM1
RDQS1
RA7
RA8
RA9
RA11
RDQ1
RDQ0
RDQ7
RDQ6
RDQ5
RDQ4
RDQ3
RDQ2
RDQM0
RDQS0
RA0
RA10
RA3
RA2
RA1
C290
100nF 10V
DRAM
C231
10U 10V
C203
100nF 10V
NEAR IC
RCS#
RCS#
RBA1
RBA0
RA12
RRAS#
RCAS#
RWE#
MEM_CLK0
MEM_CLK0#
C205
100nF 10V
Bottom
Under MT5361
Bottom
To U200.J9
To U200.R1
Bottom
C206
100nF 10V
To U200.E9
After CA63 before VIAs.
Bottom
Bottom
DDR power trace lay to DDR2
To U200.J1
Bottom
To U200.A9
Place C239 before VIAs.
Bottom
To U200.C9
Bottom
To U200.M9
Bottom
To U200.C1
To U200.A1
C282
10U 10V
Bottom
Bottom
To U200.G1
Bottom
Top
Bottom
To U200.E1
Bottom
Top
Close to C280
RDQ7
1
RDQ6
2
RDQ5
3
RDQ4
4
RDQ3
5
RDQ2
6
RDQ1
7
RDQ0
8
VCC2IO
9
RDQS0
10
VCC2IO
11
RDQM0
12
RDQM1
14
VCC2IO
15
RDQS1
16
VCC2IO
17
RDQ8
18
RDQ9
19
RDQ10
20
RDQ11
21
RDQ12
22
RDQ13
23
RDQ14
24
RDQ15
25
VCC2IO
26
RCLK0_
27
RCLK0
28
VCC2IO
29
AVDD12_MEMPLL
30
RCKE
31
RA12
32
RA11
33
RA9
34
RA8
35
RA7
36
RA6
37
RA5
38
RA4
39
RWE_
40
RCAS_
41
RRAS_
42
RBA0
43
RBA1
44
RA10
45
RCS_
46
RA0
47
RA1
48
RA2
49
RA3
50
VCC2IO
51
RVREF0
52
VCC2IO
53
VCC2IO
54
VCC2IO
55
U400D
MT5360BMU/B
C207
100nF 10V
C220
4.7uF 6.3V
Vin
3
GN
D
1
Vout
2
U203
AP1084DL
R
203
110R
1/
10W
1%
+
C
279
470
U
F
25V
+
C268
22UF16V
C286
10U 10V
C213
4.7uF 6.3V
C211
100N 16V
C218
1U 10V
C208
100nF 10V
C212
1U 10V
Place C279 after LT1084
Place C275 and
C276 after C277.
Place this Cap
closed to MT5361
MEM_VREF
C209
100nF 10V
DRAM Power
C294
100nF 10V
R2
0
4
51
.1
O
H
M
+
-1%
1/
10
W
C285
100nF 10V
C291
330pF 50V
+
C
266
470uF
16V
C295
100nF 10V
C284
100nF 10V
C296
100nF 10V
C283
100nF 10V
C287
100nF 10V
C214
100nF 10V
C239
4.7uF 6.3V
C234
100nF 10V
AV12_MEMPLL
RDQ7
RDQ6
RDQ5
RDQ2
RDQ0
RDQ3
RRAS#
RCLK0#
RCLK0
RDQ4
RDQ1
RDQS0
RA1
RA10
RA7
RA11
RA4
RBA0
RCS#
RA6
RDQM0
RWE#
RDQS1
RA2
RA9
RDQM1
RCKE
RDQ10
RDQ13
RA12
RA0
RCAS#
RA5
RDQ14
RDQ15
RDQ11
RDQ8
RDQ12
RA3
RBA1
RA8
RDQ9
C235
100nF 10V
Summary of Contents for LT19A1
Page 34: ...34 6 PCB Layout 6 1 Main Board 715G3693M01000004K ...
Page 35: ...35 ...
Page 36: ...36 6 2 Power Board 715G2783 2 7 ...
Page 37: ...37 ...
Page 38: ...38 ...
Page 39: ...39 6 3 Key Board 715G3303K01001004S 6 4 IR Board 715G3870R01000004M ...
Page 41: ...41 8 Block Diagram ...
Page 63: ...63 11 Exploded View ...