10. Endian Mapping
184
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
Table 51: PowerSpan II Big-endian Mode Byte Lane Mapping
Transfer
Size
Start
Address
PowerPC Byte Lanes
PCI Byte Lanes
0
1
2
3
4
5
6
7
7
6
5
4
3
2
1
0
Byte
000
D0
D0
001
D1
D1
010
D2
D2
011
D3
D3
100
D4
D4
101
D5
D5
110
D6
D6
111
D7
D7
Two bytes
000
D0
D1
D1
D0
001
D1
D2
D2
D1
010
D2
D3
D3
D2
100
D4
D5
D5
D4
101
D5
D6
D6
D5
110
D6
D7
D7
D6
Tri-byte
000
D0
D1
D2
D2
D1
D0
001
D1
D2
D3
D3
D2
D1
100
D4
D5
D6
D6
D5
D4
101
D5
D6
D7
D7
D6
D5
Word
000
D0
D1
D2
D3
D3
D2
D1
D0
100
D4
D5
D6
D7
D7
D6
D5
D4
Five bytes
000
D0
D1
D2
D3
D4
D4
D3
D2
D1
D0
011
D3
D4
D5
D6
D7
D7
D6
D5
D4
D3
Six bytes
000
D0
D1
D2
D3
D4
D5
D5
D4
D3
D2
D1
D0
010
D2
D3
D4
D5
D6
D7
D7
D6
D5
D4
D3
D2