10. Endian Mapping
189
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
Table 53: PowerSpan II True Little-Endian Byte Lane Mappings
Transfer
Size
Starting
Address
(Munged)
PB_A
[29:31]
PowerPC Byte Lanes
PowerSpan II PCI Address
A[2]
A[1:0]
0
1
2
3
4
5
6
7
11
10
01
00
Byte
000
D0
0
D0
001
D1
0
D1
010
D2
0
D2
011
D3
0
D3
100
D4
1
D4
101
D5
1
D5
110
D6
1
D6
111
D7
1
D7
Two bytes
000
D0
D1
0
D0
D1
010
D2
D3
0
D2
D3
100
D4
D5
1
D4
D5
110
D6
D7
1
D6
D7
Tri bytes
000
D0
D1
D2
0
D0
D1
D2
001
D1
D2
D3
0
D1
D2
D3
100
D4
D5
D6
1
D4
D5
D6
101
D5
D6
D7
1
D5
D6
D7
Word
000
D0
D1
D2
D3
0
D0
D1
D2
D3
100
D4
D5
D6
D7
1
D4
D5
D6
D7
Five Bytes
000
D0
D1
D2
D3
D4
0
D0
D1
D2
D3
1
D4
011
D3
D4
D5
D6
D7
0
D3
1
D4
D5
D6
D7