11. Signals and Pinout
211
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
E6. VDD25
W26. P2_AD[0]
AH20. P2_AD[26]
E7. VDD25
W27. P2_REQ1_
AH21. VSS_IO
E8. VDD25
W28. P2_GNT1_
AH22. P2_AD[21]
E9. VSS
W29. P2_GNT[2]_
AH23. P2_VDDA
E10. VDD33
Y1. PB_D[21]
AH24. P2_AD[16]
E11. VDD33
Y2. PB_D[38]
AH25. VSS_IO
E12. VDD33
Y3. PB_D[14]
AH26. P2_TRDY_
E13. VSS
Y4. PB_D[53]
AH27. P2_STOP_
E14. VDD25
Y5. VDD33
AH28. VSS_IO
E15. VDD25
Y25. VDD33
AH29. VSS_IO
E16. VDD25
Y26. P2_AD[3]
AJ1. VSS_IO
E17. VSS
Y27. PCI_REQ[7]_
AJ2. VSS_IO
E18. VDD33
Y28. P2_AD[2]
AJ3. PB_D[51]
E19. VDD33
Y29. P2_AD[1]
AJ4. PB_D[4]
E20. VDD33
AA1. PB_D[37]
AJ5. PB_DBB_
E21. VSS
AA2. NC
AJ6. PB_D[27]
E22. VDD25
AA3. PB_D[29]
AJ7. VSS_IO
E23. VDD25
AA4. VSS
AJ8. PB_D[10]
E24. P1_DVDD
AA5. VSS
AJ9. PB_D[2]
E25. P1_AVSS
AA25. VSS
AJ10. PO_RST_
E26. PCI_REQ[5]_
AA26. P2_AD[5]
AJ11. PB_D[33]
E27. P1_AD[6]
AA27. P2_AD[4]
AJ12. VSS_IO
E28. VSS_IO
AA28. VSS_IO
AJ13. PB_D[48]
E29. P1_AD[5]
AA29. P2_M66EN
AJ14. VSS_IO
F1. PB_A[4]
AB1. PB_D[5]
AJ15. PB_D[0]
F2. PB_A[5]
AB2. PB_D[61]
AJ16. PB_DP[5]
F3. PB_A[6]
AB3. PB_D[45]
AJ17. P2_RST_DIR
F4. PB_RST_DIR
AB4. VSS
AJ18. VSS_IO
F5. VDD25
AB5. VDD25
AJ19. P2_AD[29]
F25. VDD25
AB25. VDD25
AJ20. P2_AD[25]
F26. PCI_REQ[6]_
AB26. P2_REQ[4]_
AJ21. P2_AD[23]