11. Signals and Pinout
231
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
C17. P1_REQ[3]_
L3. PB_TSIZ[1]
V11. VDD25
C18. P1_AD[63]
L4. PB_TS_
V12. VDD25
C19. P1_AD[61]
L5. VDD25
V13. VDD25
C20. VSS_IO
L6. VDD33
V14. VDD25
C21. P1_DVSS
L7. VSS
V15. VDD25
C22. P1_AVSS
L8. VSS_IO
V16. VDD25
D1. PB_A[2]
L9. VSS_IO
V17. VDD25
D2. PB_A[8]
L10. VSS_IO
V18. VDD25
D3. PB_DBG3_
L11. VSS_IO
V19. P1_DEVSEL_
D4. VSS_IO
L12. VSS_IO
V20. P1_CBE[3]_
D5. PB_A[10]
L13. VSS_IO
V21. P1_AD[20]
D6. PB_A[17]
L14. VSS_IO
V22. P1_TEST1
D7. PB_A[19]
L15. VSS_IO
W1. PB_D[60]
D8. PB_A[23]
L16. VSS
W2. PB_D[53]
D9. PB_A[26]
L17. VDD33
W3. PB_D[13]
D10. PB_A[29]
L18. VDD25
W4. VSS_IO
D11. VDD25
L19. VDD25
W5. PB_BG2_
D12. P1_AD[45]
L20. P1_TEST2
W6. INT[1]_
D13. P1_M66EN
L21. P1_INTA_
W7. INT[2]_
D14. P1_AD[54]
L22. PCI_GNT[5]_
W8. PB_D[61]
D15. P1_REQ[4]_
M1. PB_D[47]
W9. PB_D[42]
D16. P1_IDSEL
M2. PB_TA_
W10. PB_D[59]
D17. P1_CBE[7]_
M3. PB_AP[0]
W11. PB_D[18]
D18. P1_CBE[5]_
M4. VDD25
W12. VDD25
D19. VSS_IO
M5. VDD25
W13. PB_D[48]
D20. P1_CLK
M6. VDD33
W14. PB_D[56]
D21. P1_DVDD
M7. VSS
W15. PB_DP[2]
D22. PB_CI_
M8. VSS_IO
W16. PB_D[63]
E1. INT[4]_
M9. VSS_IO
W17. PB_D[8]
E2. PB_A[1]
M10. VSS_IO
W18. PCI_GNT[7]_
E3. PB_A[5]
M11. VSS_IO
W19. VDD25