Processor Pin and Signal Information
124
Datasheet, Volume 1
Figure 8-6. BGA1224 Ballmap (Top View, Upper-Right Quadrant)
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
RSVD
VSS
SB_MA[
11]
VDDQ
SB_CKE
[1]
VSS
RSVD
VSS
SB_DQ[
27]
VSS
SB_DQ[
24]
VSS
SB_DQ[
19]
VSS
VSS_N
CTF
DC_TES
T_BJ4
DC_TES
T_BJ2
BJ
RSVD
SB_CK
#[0]
SB_MA[
1]
SB_MA[
8]
SB_MA[
6]
RSVD
RSVD
RSVD
RSVD
SB_DQ[
30]
SB_DQ
S[3]
SB_DQ[
29]
SB_DQ[
22]
SB_DQ
S#[2]
SB_DQ[
21]
VSS_N
CTF
DC_TES
T_BH3
DC_TES
T_BH1
BH
RSVD
VDDQ
SB_MA[
7]
VSS
RSVD
VSS
RSVD
VSS
SB_DQ[
31]
VSS
SB_DQ[
25]
VSS
SB_DQ[
23]
VSS
SA_DQ[
18]
RSVD
DC_TES
T_BG2
BG
RSVD
SB_CK[
0]
SB_MA[
0]
SB_MA[
9]
SB_MA[
4]
RSVD
RSVD
RSVD
RSVD
SB_DQ[
26]
SB_DQ
S#[3]
SB_DQ[
28]
SB_DQ[
18]
SB_DQ
S[2]
SB_DQ[
17]
VSS
RSVD
DC_TES
T_BF1
BF
VSS
RSVD
VSS
SB_MA[
15]
VSS
SM_DR
AMRST
#
VSS
SA_MA[
14]
VSS
RSVD
VSS
SA_DQ[
31]
VSS
SA_DQ[
28]
RSVD
SA_DQ[
23]
VSS_N
CTF
BE
VSS
RSVD
VDDQ
RSVD
SA_MA[
0]
SB_CKE
[0]
VDDQ
SA_MA[
7]
RSVD
SA_CKE
[1]
RSVD
RSVD
SA_DQ[
30]
SA_DQ
S#[3]
VSS
SA_DQ
S[2]
VSS
VSS_N
CTF
BD
SB_MA[
3]
VSS
RSVD
VSS
VSS
VSS
SA_MA[
8]
VSS
SA_CKE
[0]
VSS
RSVD
VSS
SA_DQ
S[3]
SA_DQ[
22]
SA_DQ
S#[2]
SB_DQ[
20]
SB_DQ[
16]
BC
VDDQ
SB_MA[
5]
SA_CK[
0]
SB_MA[
14]
SA_MA[
2]
RSVD
SA_MA[
4]
SA_MA[
9]
SA_BS[
2]
RSVD
RSVD
RSVD
SA_DQ[
26]
VSS
SA_DQ[
21]
VSS
SB_DQ[
15]
SB_DQ[
11]
BB
VSS
SA_CK
#[0]
VSS
SA_MA[
1]
VSS
SA_MA[
5]
VSS
SA_MA[
12]
VSS
RSVD
VSS
SA_DQ[
27]
SA_DQ[
29]
SA_DQ[
17]
SA_DQ[
16]
SB_DQ[
10]
SB_DQ[
14]
BA
VDDQ
SA_CK
#[1]
VDDQ
SB_BS[
2]
VDDQ
SM_DR
AMPWR
OK
VDDQ
SA_MA[
6]
VDDQ_
SENSE
RSVD
RSVD
RSVD
VSS
SA_DQ[
19]
VSS
SA_DQ[
11]
VSS
VSS
AY
SA_CK[
1]
VSS
SB_MA[
12]
VSS
SA_MA[
3]
VSS
SA_MA[
11]
VSS_SE
NSE_V
DDQ
SA_MA[
15]
VSS
RSVD
SA_DQ[
24]
VCCIO_
SENSE
SA_DQ[
20]
SA_DQ[
14]
SB_DQ
S[1]
SB_DQ
S#[1]
AW
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCDQ
VCCPQ
E
VSS
VCCIO
VCCIO
VCCIO
SA_DQ[
25]
VSS
SA_DQ[
10]
VSS
SB_DQ[
8]
SB_DQ[
12]
AV
VSS
VDDQ
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCIO
VCCIO
VSS
VSS
VSS_SE
NSE_V
CCIO
SA_DQ
S[1]
SA_DQ
S#[1]
SB_DQ[
9]
SB_DQ[
13]
AU
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCDQ
VCCPQ
E
VSS
VCCIO
VCCIO
VCCIO
VSS
SA_DQ[
15]
VSS
SA_DQ[
12]
VSS
VSS
AT
VSS
VDDQ
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCIO
VCCIO
VCCIO
VCCIO
SA_DQ[
8]
SA_DQ[
9]
SA_DQ[
13]
SB_DQ[
7]
SB_DQ[
3]
AR
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCDQ
VCCPQ
E
VSS
VSS
VSS
VSS
VSS
VSS
SA_DQ[
2]
VSS
SB_DQ[
2]
SB_DQ[
6]
AP
VSS
VDDQ
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCIO
VCCIO
VCCIO
VCCIO
SA_DQ[
6]
SA_DQ
S#[0]
SA_DQ
S[0]
SB_DQ
S#[0]
SB_DQ
S[0]
AN
VCCIO
SA_DQ[
7]
VSS
SA_DQ[
3]
VSS
VSS
AM
VDDQ
VSS
VDDQ
VDDQ
VSS
VCCDQ
VCCPQ
E
VSS
VCCIO
VCCIO
VCCIO
SA_DQ[
5]
SA_DQ[
1]
SA_DQ[
0]
SB_DQ[
0]
SB_DQ[
4]
AL
VSS
VSS
VSS
VSS
SA_DQ[
4]
VSS
SB_DQ[
1]
SB_DQ[
5]
AK
VCCIO
VCCIO
VCCIO
RSVD
VCCIO_
SEL
RSVD
DPLL_R
EF_CLK
DPLL_R
EF_CLK
#
AJ
VCCIO
VCCIO
VCCIO
PROC_
SELECT
#
VSS
RSVD
VSS
VSS
AH
VSS
VSS
VSS
VCCSA
_VID[1]
eDP_TX
[3]
eDP_TX
#[3]
eDP_TX
[0]
eDP_TX
#[0]
AG
VCCIO
VCCIO
VSS
VSS
eDP_TX
[2]
VSS
eDP_TX
[1]
eDP_TX
#[1]
AF
VCCIO
VCCIO
VCCIO
VCCSA
_VID[0]
eDP_H
PD
eDP_TX
#[2]
eDP_A
UX
eDP_A
UX#
AE
VSS
VSS
VCCIO
FDI_IN
T
VSS
RSVD
VSS
VSS
AD