INDEX
INDEX-2
Lock signal
Protocol rules . . . . . . . . . . . . . . . . . . . .4-18
Operations . . . . . . . . . . . . . . . . . . . . . 5-1
,
5-13
Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . .3-1
Protocol. . . . . . . . . . . . . . . . . . . . . . . . . 3-4
,
4-1
Phases . . . . . . . . . . . . . . . . . . . . . . . . . .3-4
Release. . . . . . . . . . . . . . . . . . . . . . . . . . . .4-18
Request assertion. . . . . . . . . . . . . . . 4-16
,
4-18
Request pins. . . . . . . . . . . . . . . . . . . . . . . . A-8
Request signals . . . . . . . . . . . . . . . . . . . . . A-9
Signals
Coherency-related. . . . . . . . . . . . . . . . . .7-2
Stall. . . . . . . . . . . . . . . . . . . . . . . . . . . .4-2
,
A-7
States
Internal . . . . . . . . . . . . . . . . . . . . . . . . . .4-3
Transactions . . . . . . . . . . . . . . . . . . . . . . . . .5-1
Utilization . . . . . . . . . . . . . . . . . . . . . . . . . . .1-4
Bus Error signal (BERR#) . . . . . . . . . . . . . . . . A-6
Bus Initialize signal (BINIT#) . . . . . . . . . . . . . . A-6
Bus Interface Unit. . . . . . . . . . . . . . . . . . . . . . . .2-7
Bus Lock signal . . . . . . . . . . . . . . . . . . . . . . . A-17
Bus Operations . . . . . . . . . . . . . . . . . . . . . . . . .7-2
Bus owner, definition of . . . . . . . . . . . . . . . . . . .1-7
Bus Topology . . . . . . . . . . . . . . . . . . . . . . . . . .11-1
Bus Transactions . . . . . . . . . . . . . . . . . . . . . . . .7-2
BWL (Bus Write Line) Transaction. . . . . . . . . . .7-3
BWP (Bus Write Part-line) Transaction . . . . . . .7-3
BYPASS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-7
Bypass Register . . . . . . . . . . . . . . . . . . . . . . . .10-8
Byte Enable
Special transaction encoding . . . . . .3-17
,
A-12
Byte Enable signals . . . . . . . . . . . . . . . . .3-13
,
A-5
C
Cache Protocol. . . . . . . . . . . . . . . . . . . . . . . . . .1-2
Cache protocol . . . . . . . . . . . . . . . . . . . . . . . . . .7-1
Case Temperature . . . . . . . . . . 11-15
,
11-28
,
14-1
Voltage Regulator Module . . . . . . . . . . . .17-18
Central Agent responsibilities. . . . . . . . . . . . . . .5-8
Central Agent, definition of. . . . . . . . . . . . . . . . .1-6
Central Transactions
Non-memory . . . . . . . . . . . . . . . . . . . . . . . . .5-7
Chunk size, definition of . . . . . . . . . . . . . . . . . . .3-9
Circle symbol, in timing diagram . . . . . . . . . . . .3-2
CLAMP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-7
Clock
Configuration . . . . . . . . . . . . . . . . . . . . . . . .9-9
Frequencies . . . . . . . . . . . . . . . . . . . . . . . .9-10
Clock Distribution . . . . . . . . . . . . . . . . . . . . . . .11-5
Clock Ratio. . . . . . . . . . . . . . . . . . 9-9
,
11-5
,
11-19
Clocks . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .11-18
Clock-to-Output Time . . . . . . . . . . . . . . . . . . .12-17
CMOS Buffer . . . . . . . . . . . . . . . . . . . . . . . . . .16-1
Coherency . . . . . . . . . . . . . . . . . . . . . . . . . . . . .7-2
Snoop Phase . . . . . . . . . . . . . . . . . . . . . . .4-21
Compatibility. . . . . . . . . . . . . . . . . . . . . . . . . .11-16
Compatibility note. . . . . . . . . . . . . . . . . . . . . . . .1-8
Configuration options . . . . . . . . . . . . . . . . . . . . 9-1
Conventions . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-1
Naming of transactions . . . . . . . . . . . . . . . . 7-3
Cooling, See Thermal
CPUID . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-14
Criteria for IPSL
Electrical . . . . . . . . . . . . . . . . . . . . . . . . . 17-20
End User . . . . . . . . . . . . . . . . . . . . . . . . . 17-25
Functional . . . . . . . . . . . . . . . . . . . . . . . . 17-24
Mechanical . . . . . . . . . . . . . . . . . . . . . . . 17-23
Thermal . . . . . . . . . . . . . . . . . . . . . . . . . . 17-22
D
Daisy Chain . . . . . . . . . . . . . . . . . . . . . . . . . . 12-4
Data
Bandwidth . . . . . . . . . . . . . . . . . . . . . . . . . . 1-6
Integrity . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-5
Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . A-10
Transactions . . . . . . . . . . . . . . . . . . . . . . . . 5-1
Transfer
Request initiated . . . . . . . . . . . . . . . . . 4-42
Response initiated . . . . . . . . . . . . . . . . 4-42
Snoop initiated . . . . . . . . . . . . . . . . . . . 4-42
Valid. . . . . . . . . . . . . . . . . . . . . . . . . . . 4-42
Data Integrity . . . . . . . . . . . . . . . . . . . . . . . . . . 8-1
Data Phase. . . . . . . . . . . . . . . . . . . . . . . .3-5
,
4-33
Bus signals . . . . . . . . . . . . . . . . . . . . . . . . 4-33
Definition of . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . 4-33
Protocol . . . . . . . . . . . . . . . . . . . . . . .4-33
,
4-42
Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-21
Data-bus Busy signal . . . . . . . . . . . . . . . . . . . A-10
Data-bus ECC signals . . . . . . . . . . . . . . . . . . A-11
Data-length signals. . . . . . . . . . . . . . . . . . . . . A-16
Data-ready signal . . . . . . . . . . . . . . . . . . . . . . A-12
Data-size signals . . . . . . . . . . . . . . . . . . . . . . A-12
DBSY# signal . . . . . . . . . . . . . . . . . . . . 3-21
,
A-10
Deasserted, definition of. . . . . . . . . . . . . . . . . . 3-1
Debug Port . . . . . . . . . . . . . . . . . 11-8
,
16-1
–
16-11
Debug Port Connection . . . . . . . . . . . . . . . . . 16-8
Debug Port Connector . . . . . . . . . . . . . . . . . . 16-9
Debug Port Signal Notes . . . . . . . . . . . . . . . . 16-3
Decoupling . . . . . . . . . . . . . . . . . . . . . .11-3
,
17-16
Defer signal . . . . . . . . . . . . . . . . . . . . . . . . . . A-10
Defer-enable signal . . . . . . . . . . . . . . . . . . . . A-11
Deferred ID signals . . . . . . . . . . . . . . . . . . . . . 3-13
Deferred identifier signals . . . . . . . . . . . . . . . . A-11
Deferred Reply
Definition of . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
Deferred Reply Transaction . . . . . . . . . . . . . . 5-12
Deferred response . . . . . . . . . . . . . . . . . . . . . 4-32
Definition of . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
Deferring Agent . . . . . . . . . . . . . . . . . . . . . . . 5-12
DEFER# signal . . . . . . . . . . . . . . . . . . . 3-19
,
A-10
Definition of . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
DEN# signal . . . . . . . . . . . . . . . . . . . . . 3-17
,
A-11
DEP[7:0]# signals . . . . . . . . . . . . . . . . . 3-21
,
A-11
Summary of Contents for Pentium Pro Family
Page 17: ...1 Component Introduction ...
Page 26: ...2 Pentium Pro Processor Architecture Overview ...
Page 27: ......
Page 36: ...3 Bus Overview ...
Page 62: ...4 Bus Protocol ...
Page 105: ...5 Bus Transactions and Operations ...
Page 126: ...6 Range Registers ...
Page 131: ...7 Cache Protocol ...
Page 135: ...8 Data Integrity ...
Page 148: ...9 Configuration ...
Page 161: ...10 Pentium Pro Processor Test Access Port TAP ...
Page 172: ...11 Electrical Specifications ...
Page 201: ...12 GTL Interface Specification ...
Page 229: ...13 3 3V Tolerant Signal Quality Specifications ...
Page 233: ...14 Thermal Specifications ...
Page 239: ...15 Mechanical Specifications ...
Page 241: ...15 2 MECHANICAL SPECIFICATIONS s Figure 15 1 Package Dimensions Bottom View ...
Page 252: ...16 Tools ...
Page 260: ...16 8 TOOLS Figure 16 4 Generic MP System Layout for Debug Port Connection ...
Page 264: ...17 OverDrive Processor Socket Specification ...
Page 290: ...A Signals Reference ...
Page 320: ...Index ...
Page 328: ......