+
V
3_3
INTEL(R) E7500 CHIPSET CUSTOMER REFERENCE SCHEMATICS
R
D
C
B
B
D
C
1
1
2
3
4
5
6
7
8
2
3
4
5
6
7
8
A
A
LAST REVISED:
1900 Prairie City Road
Folsom, California 095630
TITLE:
Platform Apps Engineering
SHEET
03/04/02
BA0
BA1
BA2
C
AS_
N
CB
0
CB
1
CB
2
CB
3
CB
4
CB
5
CB
6
CK
0
C
K
0_N
C
KE0
C
KE1
DQ
0
DQ
1
DQ
1
0
DQ
1
1
DQ
1
2
DQ
1
3
DQ
1
4
DQ
1
5
DQ
1
6
DQ
1
7
DQ
1
8
DQ
1
9
DQ
2
DQ
2
0
DQ
2
1
DQ
2
2
DQ
2
3
DQ
2
4
DQ
2
5
DQ
2
6
DQ
2
7
DQ
2
8
DQ
2
9
DQ
3
DQ
3
0
DQ
3
1
DQ
3
2
DQ
3
3
DQ
3
4
DQ
3
5
DQ
3
6
DQ
3
7
DQ
3
8
DQ
3
9
DQ
4
DQ
4
0
DQ
4
1
DQ
4
2
DQ
4
3
DQ
4
4
DQ
4
5
DQ
4
6
DQ
4
7
DQ
4
8
DQ
4
9
DQ
5
DQ
5
0
DQ
5
1
DQ
5
2
DQ
5
3
DQ
5
4
DQ
5
5
DQ
5
6
DQ
5
7
DQ
5
8
DQ
5
9
DQ
6
DQ
6
0
DQ
6
1
DQ
6
2
DQ
6
3
DQ
7
DQ
8
DQ
9
DQ
S
0
DQ
S
1
DQ
S
1
0
DQ
S
1
1
DQ
S
1
2
DQ
S
1
3
DQ
S
1
4
DQ
S
1
5
DQ
S
1
6
DQ
S
1
7
DQ
S
2
DQ
S
3
DQ
S
4
DQ
S
5
DQ
S
6
DQ
S
7
DQ
S
8
DQ
S
9
DU_
CK
1
DU_
CK
1
_
N
DU_
CK
2
DU_
CK
2
_
N
MA
0
MA
1
MA
1
0
MA
1
1
MA
1
2
MA
2
MA
3
MA
4
MA
5
MA
6
MA
7
MA
8
MA
9
NC1
NC2
N
C
_
FE
TE
N
NC4
NC5
MA
1
3
NC_
S
2
_
N
NC_
S
3
_
N
R
AS_
N
R
ESET
S
0_N
S
1_N
SA0
SA1
SA2
SC
L
SD
A
V
DD1
V
DD2
V
DD3
V
DD4
V
DD5
V
DD6
V
DD7
V
DD8
V
DD9
V
DDID
V
DDQ
1
V
DDQ
1
0
V
DDQ
1
1
V
DDQ
1
2
V
DDQ
1
3
V
DDQ
1
4
V
DDQ
1
6
V
DDQ
2
V
DDQ
3
V
DDQ
4
V
DDQ
5
V
DDQ
6
V
DDQ
7
V
DDQ
8
V
DDQ
9
VD
D
SPD
VSS
VSS1
VSS1
0
VSS1
1
VSS1
2
VSS1
3
VSS1
4
VSS1
5
VSS1
6
VSS1
7
VSS1
8
VSS1
9
VSS2
VSS2
0
VSS2
1
VSS3
VSS4
VSS5
VSS6
VSS8
VSS9
WE
_
N
VSS7
V
DDQ
1
5
VR
EF
CB
7
NC3
DDR DIMM
+
V
3_3
+
V
2_5
DI
M
M
A
-3
DDRA
_
C
K
E
0
12,
16,
17,
19,
2
0
8.2K
R151
R145
8.2K
8.2K
R143
R144
NOPOP
8.2K
C1151
0.1UF
V
DD_
ID
16,
17,
19,
22-25,
60
V
R
E
F
_
DDR_
DIM
M
16,
17,
19,
22-25,
62
I2
C
_
B
U
S
3_C
LK
16,
17,
19,
22-25,
65,
80,
81
I2
C
_
BU
S3
_
D
AT
16,
17,
19,
22-25,
65,
80,
81
12,
16,
17,
19,
20
DDRA
_
M
A
6
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
4
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
3
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
2
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
1
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
0
_
R
DDRA
_
M
A
12_R
12,
16,
17,
19,
20
R150
NOPOP
8.2K
DIM
M
_
A3
_
SA0
DIM
M
_
A3
_
SA2
DDRA
_
C
M
DCL
K
2
_
N
12
DDRA
_
C
M
DCL
K
2
12
DDRA
_
W
E
_
N_
R
12,
16,
17,
19,
20
DDRA
_
C
A
S
_
N_
R
12,
16,
17,
19,
20
DDRA
_
R
A
S
_
N_
R
12,
16,
17,
19,
20
DDRA
_
B
A
0
_
R
12,
16,
17,
19,
20
DDRA
_
B
A
1
_
R
12,
16,
17,
19,
26
DDRA
_
C
S
4
_
N
_
R
12,
26
DDRA
_
C
S
5
_
N
_
R
12,
26
59
52
113
65
44
45
49
51
134
135
142
137
138
21
111
2
4
19
20
105
106
109
110
23
24
28
31
6
114
117
121
123
33
35
39
40
126
127
8
131
133
53
55
57
60
146
147
150
151
94
61
64
68
69
153
155
161
162
72
73
95
79
80
165
166
170
171
83
84
87
88
98
174
175
178
179
99
12
13
5
14
107
119
129
149
159
169
177
140
25
36
56
67
78
86
47
97
16
17
75
76
48
43
141
118
115
103
41
130
37
32
125
29
122
27
9
90
173
102
101
167
71
163
154
10
157
158
181
182
183
92
91
7
38
46
70
85
168
148
120
108
82
15
156
143
136
128
112
96
22
30
54
62
77
180
172
164
184
50
3
81
89
176
160
152
145
139
132
124
116
11
100
93
18
26
34
42
66
74
63
58
104
1
144
J4
R146
NOPOP
8.2K
DDRA
_
D
Q
60_R
15-17,
19,
20
DDRA
_
D
Q
21_R
15-17,
19,
20
DDRA
_
D
Q
1
_
R
15-17,
19,
26
DDRA
_
D
Q
S
0
_
R
15-17,
19,
20
DDRA
_
D
Q
S
9
_
R
15-17,
19,
20
DDRA
_
D
Q
S
10_R
15-17,
19,
20
DDRA
_
D
Q
S
1
_
R
15-17,
19,
20
DDRA
_
D
Q
S
2
_
R
15-17,
19,
20
DDRA
_
D
Q
S
11_R
15-17,
19,
20
DDRA
_
D
Q
S
12_R
15-17,
19,
20
DDRA
_
D
Q
S
3
_
R
15-17,
19,
20
DDRA
_
D
Q
35_R
15-17,
19,
20
DDRA
_
D
Q
S
13_R
15-17,
19,
20
DDRA
_
D
Q
S
4
_
R
15-17,
19,
20
DDRA
_
D
Q
S
14_R
15-17,
19,
20
DDRA
_
D
Q
S
5
_
R
15-17,
19,
20
DDRA
_
D
Q
S
15_R
15-17,
19,
20
DDRA
_
D
Q
S
6
_
R
15-17,
19,
20
DDRA
_
C
B
7
_
R
15-17,
19,
20
DDRA
_
D
Q
S
8
_
R
15-17,
19,
20
DDRA
_
D
Q
S
7
_
R
15-17,
19,
20
DDRA
_
D
Q
S
17_R
15-17,
19,
20
DDRA
_
D
Q
S
16_R
15-17,
19,
20
DDRA
_
D
Q
9
_
R
15-17,
19,
26
DDRA
_
D
Q
8
_
R
15-17,
19,
26
DDRA
_
D
Q
7
_
R
15-17,
19,
26
DDRA
_
D
Q
63_R
15-17,
19,
20
DDRA
_
D
Q
62_R
15-17,
19,
20
DDRA
_
D
Q
61_R
15-17,
19,
20
DDRA
_
D
Q
6
_
R
15-17,
19,
20
DDRA
_
D
Q
59_R
15-17,
19,
20
DDRA
_
D
Q
58_R
15-17,
19,
20
DDRA
_
D
Q
57_R
15-17,
19,
20
DDRA
_
D
Q
56_R
15-17,
19,
20
DDRA
_
D
Q
55_R
15-17,
19,
20
DDRA
_
D
Q
54_R
15-17,
19,
20
DDRA
_
D
Q
53_R
15-17,
19,
20
DDRA
_
D
Q
52_R
15-17,
19,
20
DDRA
_
D
Q
51_R
15-17,
19,
20
DDRA
_
D
Q
50_R
15-17,
19,
20
DDRA
_
D
Q
5
_
R
15-17,
19,
20
DDRA
_
D
Q
49_R
15-17,
19,
20
DDRA
_
D
Q
48_R
15-17,
19,
20
DDRA
_
D
Q
47_R
15-17,
19,
20
DDRA
_
D
Q
46_R
15-17,
19,
20
DDRA
_
D
Q
45_R
15-17,
19,
20
DDRA
_
D
Q
44_R
15-17,
19,
20
DDRA
_
D
Q
43_R
15-17,
19,
20
DDRA
_
D
Q
42_R
15-17,
19,
20
DDRA
_
D
Q
41_R
15-17,
19,
20
DDRA
_
D
Q
40_R
15-17,
19,
20
DDRA
_
D
Q
4
_
R
15-17,
19,
26
DDRA
_
D
Q
39_R
15-17,
19,
20
DDRA
_
D
Q
38_R
15-17,
19,
20
DDRA
_
D
Q
37_R
15-17,
19,
20
DDRA
_
D
Q
36_R
15-17,
19,
20
DDRA
_
D
Q
34_R
15-17,
19,
20
DDRA
_
D
Q
33_R
15-17,
19,
20
DDRA
_
D
Q
32_R
15-17,
19,
20
DDRA
_
D
Q
31_R
15-17,
19,
20
DDRA
_
D
Q
30_R
15-17,
19,
20
DDRA
_
D
Q
3
_
R
15-17,
19,
26
DDRA
_
D
Q
29_R
15-17,
19,
20
DDRA
_
D
Q
28_R
15-17,
19,
20
DDRA
_
D
Q
27_R
15-17,
19,
20
DDRA
_
D
Q
26_R
15-17,
19,
20
DDRA
_
D
Q
25_R
15-17,
19,
20
DDRA
_
D
Q
24_R
15-17,
19,
20
DDRA
_
D
Q
23_R
15-17,
19,
20
DDRA
_
D
Q
22_R
15-17,
19,
20
DDRA
_
D
Q
20_R
15-17,
19,
20
DDRA
_
D
Q
2
_
R
15-17,
19,
20
DDRA
_
D
Q
19_R
15-17,
19,
20
DDRA
_
D
Q
18_R
15-17,
19,
20
DDRA
_
D
Q
17_R
15-17,
19,
20
DDRA
_
D
Q
16_R
15-17,
19,
20
DDRA
_
D
Q
15_R
15-17,
19,
20
DDRA
_
D
Q
14_R
15-17,
19,
20
DDRA
_
D
Q
13_R
15-17,
19,
20
DDRA
_
D
Q
12_R
15-17,
19,
20
DDRA
_
D
Q
11_R
15-17,
19,
20
DDRA
_
D
Q
10_R
15-17,
19,
20
DDRA
_
D
Q
0
_
R
15-17,
19,
26
DDRA
_
C
B
6
_
R
15-17,
19,
20
DDRA
_
C
B
5
_
R
15-17,
19,
20
DDRA
_
C
B
4
_
R
15-17,
19,
20
DDRA
_
C
B
3
_
R
15-17,
19,
20
DDRA
_
C
B
2
_
R
15-17,
19,
20
DDRA
_
C
B
1
_
R
15-17,
19,
20
DDRA
_
C
B
0
_
R
15-17,
19,
20
P
C
IR
S
T
2_5_N
11,
16,
17,
19,
2
2-25,
53
12,
16,
17,
19,
20
DDRA
_
M
A
5
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
7
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
8
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
9
_
R
12,
16,
17,
19,
20
DDRA
_
M
A
10_R
12,
16,
17,
19,
20
DDRA
_
M
A
11_R
DIM
M
_
A3
_
SA1
18
Summary of Contents for Xeon
Page 24: ...Introduction 24 Design Guide This page is intentionally left blank ...
Page 30: ...Component Quadrant Layout 30 Design Guide This page is intentionally left blank ...
Page 52: ...Platform Clock Routing Guidelines 52 Design Guide This page is intentionally left blank ...
Page 66: ...System Bus Routing Guidelines 66 Design Guide This page is intentionally left blank ...
Page 118: ...Intel 82870P2 P64H2 118 Design Guide This page is intentionally left blank ...
Page 146: ...I O Controller Hub 146 Design Guide This page is intentionally left blank ...
Page 148: ...Debug Port 148 Design Guide This page is intentionally left blank ...
Page 210: ...Schematic Checklist 210 Design Guide This page is intentionally left blank ...
Page 220: ...Layout Checklist 220 Design Guide This page is intentionally left blank ...
Page 222: ...Schematics 222 Design Guide This page is intentionally left blank ...