+
25V
1UF
C52
TANT
VFPE32K
VFPE 2K
RXD
MOSI /PQS1 SCK /PQS2
PCS1* /PQS4
PCS2* /PQS5 PCS3* /PQS6 TXD /PQS7
MISO /PQS0
PCS0*/SS*/PQS3
L
E
E
LU
M
M
S
Q
P
G
T
D
M
O
U
D
O
PGP6/ OC4 PGP7/IC4/OC5
PGP5/ OC3
PGP4/ OC2
PGP3/ OC1
PGP2/ IC3
PGP1/ IC2
PGP0/ IC1
PWMB PCLK
PWMA
PAI
---/----- ---/-----
VSSA
VRL
VRH
AN5/PADA5
AN4/PADA4
AN3/PADA3
AN2/PADA2
AN0/PADA0 AN1/PADA1
L E
U
O
M
D
C
A D
VDDA
IPIPE0/DSO
IPIPE1/DSI
VSSI
VSSI
VSSI
-------/---
-------/---
-------/---
------/---
------/---
------/---
------/---
------/---
---/---/-----
---/---/-----
---/---/-----
-------
XFC
VDDSYN
VSSI
BERR*
CLKOUT
R/W*
RESET*
IRQ6* /PF6 IRQ7* /PF7
D1 /PH1
D2 /PH2 D3 /PH3 D4 /PH4 D5 /PH5
D6 /PH6 D7 /PH7 D8 /PG0 D9 /PG1 D10/PG2
D11/PG3 D12/PG4 D13/PG5 D14/PG6
D15/PG7
MODCLK/PF0
D0 /PH0
VDDE
VDDE VDDE
VDDE
VDDI
SCIM INTERFACE
VSSE
VSSE VSSE
VSSE
EXTAL
VSSE
VSSE
VSSE
VSSE
XTAL
PC1/FC1/ ----
BG*/ CSM*
BGACK*/ CSE*
DSCLK/BKPT
FREEZE
VSTBY
E/A23/CS10*
PC0/FC0/ CS3*
PC2/FC2/ CS5* PC3/A19/ CS6*
TSC
PB0/ A3 PB1/ A4 PB2/ A5
PB3/ A6 PB4/ A7 PB5/ A8 PB6/ A9 PB7/A10
PA0/A11 PA1/A12 PA2/A13 PA3/A14
PA4/A15 PA5/A16 PA6/A17 PA7/A18
BR*/ CS0*
A2
A1
A0
VDDE VDDE VDDE
VDDI
VDDE
SIZ1 /PE7
DSACK1*/PE1
DS* /PE4
AS* /PE5 SIZ0 /PE6
CLAM SHELL
FOR THE
SOCKET
MC68HC916X1
YAMAICHI
U1
X.XUF
C63
VDDA
VSSA
OUT8
OUT14
SMT-SO
Y1
0.1UF
C57
0.1UF
C51
33
R51
+5V
+5V
W1
VDDI
VSSI
VSSI
VSSI
VSSI
GND
VDDI
VDDI
0.1UF
C67
GND
0.1UF
C68
GND
1UH
L2
A
REV:
DWG. NO.
SIZE
GEDABV:
SHEET
DWG. NO.
REV:
GEDTTL:
A
D
31
2
C
B
4
A
D
C
31
2
4
MPB916X1C
6 OF 8
A
63ASE90344W
LAST_MODIFIED=Fri Sep 9 11:38:12 1994
BOARD
63ASE90344W
A
NOTE: 1) PLACE THE CAP BETWEEN VDDSYN & XFC AS CLOSE TO MCU PINS AS POSSIBLE.
2) THE CAP BETWEEN XFC & VSSI IS OPTIONAL.
MCU & CLOCK
14 PIN DIP SOCKET FOR
8 OR 14 PIN CANS / DIPS.
11
8
2
1
21
120
119 118
117 116 115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98 97
96 95
94
93
92
91
90 89 88 87
86 85 84
83
82
81
80 79
78
77
76
75
74 73 72
71
70
69
68
67
66
65
64
63
62
61 60 59 58
57 56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
2
1
2
1
2
1
2
1
2
1
2
1
IRQ<7..6>*
VPP
VSTBY
TSC
FREEZE
BKPT*
DSO
MAPI-EXTAL
XTALOSC
MCUEXTAL
XFC
SIZ0
DSACK1*
DS*
AS*
R/W*
BERR*
RESET*
CLKOUT
A<18..0>
CS<10..0>*
SIZ1
AN<5..0>
VRL
VRH
DSI
VDDSYN
IRQ <7>*
IRQ <6>*
D<14> D<15>
D<13>
D<11> D<12>
D<10>
D<9>
D<8>
D<6> D<7>
D<4> D<5>
D<3>
D<1>
D<2>
D<0>
NC
CS<10>*
CS<6>*
CS<3>*
CS<5>*
CS<4>*
CS<1>*
A<17>
A<16>
CS<0>*
A<18>
A<15>
A<14>
A<13>
A<12>
A<11>
A<9>
A<8>
A<7>
A<6>
A<10>
A<4> A<5>
A<3>
A<1>
A<2>
CS<2>*
A<0>
AN<3>
AN<5>
AN<4>
AN<1> AN<2>
AN<0>
IC1
IC2
IC3
OC1
OC2
OC3
OC4
IC4/OC5
PWMA
PWMB
PAI
PCLK
TXD
RXD
PCS3*
PCS2*
PCS1*
PCS0/SS*
SCK
MOSI
MISO
MODCLK
D<15..0>
3
1
2
4B1>
4A1<
5C4<
4C1>
5C1>
4C4>
3B1>
3B4>
3B4>
4B1<>
7A4<
5B4<>
5B1>
4B1>
4B1>
4A1<
4B1>
4B1<
4A1>
5C4<>
5C4<>
5C4<>
5C4<>
7D1>
5D4<
7C4<
4B4<
5C4<>
4B1<>
7C4<
4D1<>
7C4<
4D1<>
7C4<
4C1<>
7B4<
4C1<>
7B4<
4C1<>
7B4<
4C1<>
7B4<
4C1<>
7B4<
4C1<>
7B1<
4C1<
7B1<
4C1<
4C1>
4C1>
7B1<
4C1<>
7C1<
4C1<>
7B4<
4C1<>
7B4<
4C1<>
7B4<
4C1<>
7B4<
4B1<>
7B4<
4B1<>
7A4<
4B1<>
7C4<
5B4<>
5C4<>