Table of Contents
Technical Data
MC68HC908GP32
•
MC68HC08GP32
—
Rev. 6
16
Table of Contents
MOTOROLA
18.5.3.1
Character Length . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
18.5.3.2
Character Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
18.5.3.3
Data Sampling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
18.5.3.4
Framing Errors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
18.5.3.5
Baud Rate Tolerance . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
18.5.3.6
Receiver Wakeup. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
18.5.3.7
Receiver Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . .256
18.5.3.8
Error Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 256
18.6
Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .257
18.6.1
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 257
18.6.2
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 257
18.7
SCI During Break Module Interrupts. . . . . . . . . . . . . . . . . . . . 258
18.8
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 258
18.8.1
PTE0/TxD (Transmit Data) . . . . . . . . . . . . . . . . . . . . . . . . . 258
18.8.2
PTE1/RxD (Receive Data) . . . . . . . . . . . . . . . . . . . . . . . . . 258
18.9
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
18.9.1
SCI Control Register 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
18.9.2
SCI Control Register 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
18.9.3
SCI Control Register 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . 265
18.9.4
SCI Status Register 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 268
18.9.5
SCI Status Register 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
18.9.6
SCI Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
18.9.7
SCI Baud Rate Register . . . . . . . . . . . . . . . . . . . . . . . . . .274
Section 19. System Integration Module (SIM)
19.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 277
19.2
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 278
19.3
SIM Bus Clock Control and Generation . . . . . . . . . . . . . . . . . 281
19.3.1
Bus Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
19.3.2
Clock Startup from POR or LVI Reset . . . . . . . . . . . . . . . . 281
19.3.3
Clocks in Stop Mode and Wait Mode . . . . . . . . . . . . . . . . . 282
19.4
Reset and System Initialization. . . . . . . . . . . . . . . . . . . . . . . . 282
19.4.1
External Pin Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 283
19.4.2
Active Resets from Internal Sources . . . . . . . . . . . . . . . . . 284
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
.
..