9-4
Digital Signal Process Block Diagram [40PFL3705D/F7 (Serial No.: YA1A, YA2A)]
PL10.5BLD
DIGIT
AL MAIN CB
A UNIT
FRC CB
A UNIT
IC3301
(DIGIT
AL SIGNAL PR
OCESS)
IC5001
LCD MODULE
ASSEMBL
Y
CN3901
CN5002
AD23
J1
J2
K1
K2
L4
K3
L1
L2
M3
L3
K4
J3
E1
E2
F3
F4
F1
F2
G3
G4
G1
G2
E3
E4
Y6
Y8
W7
Y7
C13
D13
C15
C14
B17
A17
D16
C16
D18
C18
B18
A18
A11
B11
C12
C11
A12
B12
A15
B14
B16
A16
A14
B13
AD24
AE23
AF23
AF22
AE22
AD21
AD22
AF24
AE24
AF18
AE18
AD17
AD18
AE17
AF17
AF16
AE16
AD15
AD16
LVDS
TX
AE21
AF21
AE19
AF19
DIGIT
AL
SIGNAL
PR
OCESS
A/D
CONVER
TER
SW
(FRAME RA
TE CONVER
TER)
V1
V2
U2
U1
U3
V3
Pr/S-C-IN
Pb-IN
CVBS/Y/S-Y
-IN
AA3
IF-A
GC
HDMI2-SCL
HDMI2-SD
A
HDMI-IN1
JK3803
D
A
T
A0(+)
D
A
T
A0(-)
D
A
T
A1(+)
D
A
T
A1(-)
D
A
T
A2(+)
D
A
T
A2(-)
HDMI-CLOCK
HDMI-D
A
T
A
7
9
4
6
1
3
10
12
15
16
CLOCK(+)
CLOCK(-)
DEMODULA
T
O
R
/MPEG DECODER
AF2
AF7
A
U
DIO I/F
T
O
A
UDIO
BLOCK DIA
GRAM
AC
L
K
AD
A
T
A1
BCLK
LRCLK
AD
A
T
A0
SPDIF
AD14
AD9
AD12
AD10
AD11
AC
10
HDMI
I/F
D1
D2
C1
C2
B1
B2
A1
A2
A
UDIO
DECODER
DIF-OUT1
DIF-OUT2
IF-A
GC
T
O
VIDEO
BLOCK DIA
GRAM
VIDEO
DECODER
AE2
M2
A
UDIO(R)
M1
A
UDIO(L)
VIDEO SIGNAL
AUDIO SIGNAL
HDMI-IN2
JK3801
D
A
T
A0(+)
D
A
T
A0(-)
D
A
T
A1(+)
D
A
T
A1(-)
D
A
T
A2(+)
D
A
T
A2(-)
HDMI-CLOCK
HDMI-D
A
T
A
7
9
4
6
1
3
10
12
15
16
CLOCK(+)
CLOCK(-)
HDMI-IN3
JK3802
D
A
T
A0(+)
D
A
T
A0(-)
D
A
T
A1(+)
D
A
T
A1(-)
D
A
T
A2(+)
D
A
T
A2(-)
HDMI-CLOCK
HDMI-D
A
T
A
7
9
4
6
1
3
10
12
15
16
CLOCK(+)
CLOCK(-)
B8
A8
C8
C9
A9
B9
B10
A10
B4
A4
C4
C5
A5
B5
B6
A6
B3
A3
HDMI0-SCL
HDMI0-SD
A
B11
A11
HDMI1-SCL
HDMI1-SD
A
B7
A7
LV
DS-TXB-O4(+)
19
LV
DS-TXB-O4(-)
20
LV
DS-TXB-E1(+)
13
LV
DS-TXB-E1(-)
14
LV
DS-TXB-E0(+)
15
LV
DS-TXB-E0(-)
16
LV
DS-TXB-E2(+)
11
LV
DS-TXB-E2(-)
12
LV
DS-TXB-E3(+)
5
LV
DS-TXB-E3(-)
6
LV
DS-TXB-O0(+)
31
LV
DS-TXB-O0(-)
32
LV
DS-TXB-O1(+)
29
LV
DS-TXB-O1(-)
30
LV
DS-TXB-O2(+)
27
LV
DS-TXB-O2(-)
28
LV
DS-TXB-O3(+)
21
LV
DS-TXB-O3(-)
22
LVDS-TXB-ECLK(+)
8
LVDS-TXB-ECLK(-)
9
LV
DS-TXB-E4(+)
3
LV
DS-TXB-E4(-)
4
LVDS-TXB-OCLK(+)
24
LVDS-TXB-OCLK(-)
25
S0-DQ (0-15)
S0-A (0-12)
(DDR2 SDRAM)
IC3201
DDR2 SDRAM
( 512M bit )
S1-DQ (0-15)
S1-A (0-12)
(DDR2 SDRAM)
IC3202
DDR2 SDRAM
( 512M bit )
LVDS-D0E(+)
23
27
LVDS-D0E(-)
24
26
LVDS-D1E(+)
21
29
LVDS-D1E(-)
22
28
LVDS-D2E(+)
19
31
LVDS-D2E(-)
20
30
LVDS-D3E(+)
13
37
LVDS-D3E(-)
14
36
LVDS-D4E(+)
11
39
LVDS-D4E(-)
12
38
LV
DS-ECLK(+)
16
34
LV
DS-ECLK(-)
17
33
LVDS-D0O(+)
47
3
LVDS-D0O(-)
48
2
LVDS-D1O(+)
45
5
LVDS-D1O(-)
46
4
LVDS-D2O(+)
43
7
LVDS-D2O(-)
44
6
LVDS-D3O(+)
37
13
LVDS-D3O(-)
38
12
LVDS-D4O(+)
35
15
LVDS-D4O(-)
36
14
LV
DS-OCLK(+)
40
10
LV
DS-OCLK(-)
41
9
SPI-RD
26
24
SPI-WR
28
22
SPI-CS
29
21
SPI-CLK
33
17
CN5004
B1
C2
B3
A2
C4
D5
C6
C5
C7
D7
B4
A3
A5
B5
A6
B6
A7
B7
C10
D10
B9
A8
C9
B8
FRAME RA
TE
CONVER
TER
LV
DS-TXA-E4(+)
11
LV
DS-TXA-E4(-)
12
LV
DS-TXA-O1(+)
37
LV
DS-TXA-O1(-)
38
LV
DS-TXA-O0(+)
39
LV
DS-TXA-O0(-)
40
LV
DS-TXA-O2(+)
35
LV
DS-TXA-O2(-)
36
LV
DS-TXA-O3(+)
29
LV
DS-TXA-O3(-)
30
LV
DS-TXA-E0(+)
23
LV
DS-TXA-E0(-)
24
LV
DS-TXA-E1(+)
21
LV
DS-TXA-E1(-)
22
LV
DS-TXA-E2(+)
19
LV
DS-TXA-E2(-)
20
LV
DS-TXA-E3(+)
13
LV
DS-TXA-E3(-)
14
LVDS-TXA-OCLK(+)
32
LVDS-TXA-OCLK(-)
33
LV
DS-TXA-O4(+)
27
LV
DS-TXA-O4(-)
28
LVDS-TXA-ECLK(+)
16
LVDS-TXA-ECLK(-)
17
CN5003
SDI
SDO
SCS
SCLK
SPI-CLK
SPI-WR
SPI-RD
SPI-CS
TO
SYSTEM
CONTR
OL
BLOCK
DIA
GRAM
DDR-DQ (0-15)
DDR-A (0-12)
(DDR2 SDRAM)
IC5002
DDR2 SDRAM
( 512M bit )