Chassis Block Diagrams
(MAIN SIGNAL PROCESSING CIRCUIT)
-3-
IC
0
0
1
A
A
U
D
IO
A
M
P
.
IC
3
0
7
1
A
U
D
IO
-C
O
N
T
R
O
L
T
V
-A
U
D
IO
S
IF
I
N
IC
2
0
1
IF
/V
ID
E
O
/C
H
R
O
M
A
IF
-I
N
X
1
6
1
S
A
W
F
IL
T
E
R
IF
O
U
T
C
-I
N
S
O
U
N
D
C
A
R
R
IE
R
T
R
A
P
(5
.5
M
H
z
)
IC
1
5
0
1
V
ID
E
O
S
W
A
1
0
1
T
U
N
E
R
V
L
R
Y
C
IC
1
4
0
1
V
ID
E
O
-S
W
R
EA
R A
V1
IN
V
L
R
FR
ON
T A
V2
I
N
V
L
R
IC
1
2
0
1
A
U
D
IO
-S
W
IC
3
5
0
1
B
B
E
9
6
4
1
7
2
1
5
1
1
3
1
2
1
4
5
4
3
3
6
3
4
Q
1
0
1
B
U
F
F
E
R
6
/7
II
C
B
U
S
5
2
V
ID
E
O
D
E
T
.
V
IF
SIF
R
G
B
O
U
T
S
O
U
N
D
F
IL
T
E
R
(5
.5
M
H
z
)
MO
NIT
OR
O
UT
1
1
1
3
1
5
2
3
4
1
/5
8
1
7
7
2
1
0
2
1
9
5
7
1
8
7
1
4
L
-O
U
T
L
-O
U
T
L
-O
U
T
L
-O
U
T
R
-O
U
T
R
-O
U
T
R
-O
U
T
R
-O
U
T
R
E
A
R
L
-I
N
R
E
A
R
R
-I
N
F
R
O
N
T
L
-I
N
F
R
O
N
T
R
-I
N
3
F
M
D
E
T
.
4
8
K
0
0
1
H
E
A
D
P
H
O
N
E
J
A
C
K
Q
9
0
1
C
R
T
H
O
R
IZ
.
O
U
T
V
E
R
T
.
O
U
T
R
/G
/B
O
U
T
L
9
0
2
D
E
F.
Y
O
K
E
Q
4
3
1
H
-D
R
IV
E
IC
5
0
1
V
E
R
T
.
D
E
F.
C
R
T
U
N
IT
2
1
1
2
R
B
G
4
2
Q
4
3
2
H
-O
U
T
V
E
R
T
.
D
Y
H
.V
.
T
4
7
1
F
B
T
F
O
C
U
S
S
C
R
E
E
N
H
O
R
IZ
.
D
Y
P
IN
C
U
S
H
IO
N
C
IR
C
U
IT
(Q
4
6
1
,Q
4
6
2
)
1
8
/1
9
/2
0
Y
/V
ID
E
O
I
N
F
R
O
M
I
C
8
0
1
(C
P
U
)
P
IN
-3
2
/3
4
IC
8
0
1
C
P
U
IC
8
0
2
M
E
M
O
R
Y
II
C
B
U
S
II
C
B
U
S
O
S
D
(R
G
B
)
4
0
/4
1
/4
2
3
2
/3
4
3
1
/3
3
5
/6
2
3
/2
8
/3
0
1
0
/1
4
II
C
B
U
S
9
/1
0
IN
T
. V
ID
E
O
EX
T . V
ID
EO
V
ID
E
O
M
O
N
IT
O
R
O
U
T
Y
E
X
T
.
V
ID
E
O
A
V
1
V
ID
E
O
I
N
Y
-I
N
C
-I
N
AV
2 V
ID
EO
IN
A
U
D
IO
M
O
N
IT
O
R
O
U
T
(
L
)
A
U
D
IO
M
O
N
IT
O
R
O
U
T
(
R
)
1
2
/1
4
T
E
L
E
T
E
X
T
U
N
IT
V
ID
E
O
I
N
IC
2
0
0
1
T
E
L
E
T
E
X
T
8
/9
/1
0
1
T
E
X
T
(R
G
B
O
U
T
)
1
6
/1
7
II
C
B
U
S
F
R
O
M
C
P
U
P
IN
-3
2
,3
4
R
G
B
IN
CO
LO
R
DE
MO
D.
D
E
L
A
Y
L
IN
E
V
ID
E
O
T
O
N
E
S
P
9
0
1
S
P
9
0
2
5
V
-2
3
1
3
0
V
F
B
T
+
B
9
V
5
V
-1
T
E
L
E
T
E
X
T
O
N
E
C
H
IP
C
P
U
2
0
V
A
U
D
IO
A
M
P
.
T
6
1
1
C
O
N
V
E
R
T
E
R
T
R
A
N
S
.
2
6
V
V
E
R
T
.
O
U
T
/H
O
R
IZ
.
IC
6
5
1
1
3
IC
2
0
2
1
5
V
-3
P
O
W
E
R
S
U
P
P
L
Y
C
IR
C
U
IT
A
C