Clock Generator
8-6
Table 8–2. ’C2xx Input Clock Modes
ÁÁÁÁ
Á
ÁÁ
Á
ÁÁÁÁ
Clock
Mode
ÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁ
CLKOUT1 Rate
ÁÁÁÁ
Á
ÁÁ
Á
ÁÁÁÁ
DIV2
ÁÁÁ
Á
Á
Á
ÁÁÁ
DIV1
ÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁ
Á
ÁÁÁÁ
Á
ÁÁÁÁÁÁ
External
CLKIN Source?
ÁÁÁÁÁ
Á
ÁÁÁ
Á
ÁÁÁÁÁ
Internal
Oscillator
ÁÁÁÁÁ
Á
ÁÁÁ
Á
ÁÁÁÁÁ
Internal
PLL
ÁÁÁÁ
ÁÁÁÁ
÷
2
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
CLKOUT1 = CLKIN
÷
2
ÁÁÁÁ
ÁÁÁÁ
0
ÁÁÁ
ÁÁÁ
0
ÁÁ
ÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
No
ÁÁÁÁÁ
ÁÁÁÁÁ
Enabled
ÁÁÁÁÁ
ÁÁÁÁÁ
Disabled
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
Yes
ÁÁÁÁÁ
ÁÁÁÁÁ
Disabled
ÁÁÁÁÁ
ÁÁÁÁÁ
Disabled
ÁÁÁÁ
Á
ÁÁ
Á
ÁÁÁÁ
×
1
ÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁ
CLKOUT1 = CLKIN
×
1
ÁÁÁÁ
Á
ÁÁ
Á
ÁÁÁÁ
0
ÁÁÁ
Á
Á
Á
ÁÁÁ
1
ÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁ
Á
ÁÁÁÁ
Á
ÁÁÁÁÁÁ
Required
ÁÁÁÁÁ
Á
ÁÁÁ
Á
ÁÁÁÁÁ
Disabled
ÁÁÁÁÁ
Á
ÁÁÁ
Á
ÁÁÁÁÁ
Enabled
ÁÁÁÁ
ÁÁÁÁ
×
2
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
CLKOUT1 = CLKIN
×
2
ÁÁÁÁ
ÁÁÁÁ
1
ÁÁÁ
ÁÁÁ
0
ÁÁ
ÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
Required
ÁÁÁÁÁ
ÁÁÁÁÁ
Disabled
ÁÁÁÁÁ
ÁÁÁÁÁ
Enabled
ÁÁÁÁ
ÁÁÁÁ
×
4
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
CLKOUT1 = CLKIN
×
4
ÁÁÁÁ
ÁÁÁÁ
1
ÁÁÁ
ÁÁÁ
1
ÁÁ
ÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
Required
ÁÁÁÁÁ
ÁÁÁÁÁ
Disabled
ÁÁÁÁÁ
ÁÁÁÁÁ
Enabled
Remember the following when configuring the clock mode:
-
The clock mode configuration cannot be dynamically changed. After you
change the levels on DIV1 and DIV2, the mode is not changed until a hard-
ware reset is executed (RS low).
-
The operation of the PLL circuit is affected by the operating voltage of the
device. If your device operates at 5V, the PLL5V signal should be tied high
at the PLL5V pin. If you have a 3-V device, tie PLL5V low.
-
The
×
1,
×
2, and
×
4 modes use an internal phase lock loop (PLL) that re-
quires approximately 2500 cycles to lock. Delay the rising edge of RS until
at least three cycles after the PLL has stabilized. When the PLL is used,
the duty cycle of the CLKIN signal is more flexible, but the minimum duty
cycle should not be less than 10 nanoseconds. When the PLL is not used,
no phase-locking time is necessary, but the minimum pulse width must be
45% of the minimum clock cycle.