12
VC707 Evaluation Board
UG885 (v1.2) February 1, 2013
Chapter 1:
VC707 Evaluation Board Features
C19
DDR3_A9
85
A9
B21
DDR3_A10
107
A10/AP
B17
DDR3_A11
84
A11
A15
DDR3_A12
83
A12_BC_N
A21
DDR3_A13
119
A13
F17
DDR3_A14
80
A14
E17
DDR3_A15
78
A15
D21
DDR3_BA0
109
BA0
C21
DDR3_BA1
108
BA1
D18
DDR3_BA2
79
BA2
N14
DDR3_D0
5
DQ0
N13
DDR3_D1
7
DQ1
L14
DDR3_D2
15
DQ2
M14
DDR3_D3
17
DQ3
M12
DDR3_D4
4
DQ4
N15
DDR3_D5
6
DQ5
M11
DDR3_D6
16
DQ6
L12
DDR3_D7
18
DQ7
K14
DDR3_D8
21
DQ8
K13
DDR3_D9
23
DQ9
H13
DDR3_D10
33
DQ10
J13
DDR3_D11
35
DQ11
L16
DDR3_D12
22
DQ12
L15
DDR3_D13
24
DQ13
H14
DDR3_D14
34
DQ14
J15
DDR3_D15
36
DQ15
E15
DDR3_D16
39
DQ16
E13
DDR3_D17
41
DQ17
F15
DDR3_D18
51
DQ18
E14
DDR3_D19
53
DQ19
G13
DDR3_D20
40
DQ20
G12
DDR3_D21
42
DQ21
Table 1-4:
DDR3 Memory Connections to the FPGA
(Cont’d)
FPGA (U1)
Pin
Net Name
J1 DDR3 Memory
Pin Number
Pin Name