MOTOROLA
TABLE OF CONTENTS
ix
Table of Contents (Continued)
Paragraph
Page
Number
Title
Number
6.3.2.3.4
SCCR Receive Clock Mode Source Bit (RCM) Bit 14 . . . . . . . . .6-26
6.3.2.3.5
SCCR Transmit Clock Source Bit (TCM) Bit 15 . . . . . . . . . . . . . .6-26
6.3.2.4
SCI Data Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-26
6.3.2.4.1
SCI Receive Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-26
6.3.2.4.2
SCI Transmit Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-28
6.3.2.5
Preamble, Break, and Data Transmission Priority . . . . . . . . . . . . . .6-30
6.3.3
Register Contents After Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-31
6.3.4
SCI Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-31
6.3.5
SCI Exceptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-37
6.3.6
Synchronous Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-39
6.3.7
Asynchronous Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-44
6.3.7.1
Asynchronous Data Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-45
6.3.7.2
Asynchronous Data Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . .6-48
6.3.8
Multidrop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-55
6.3.8.1
Transmitting Data and Address Characters . . . . . . . . . . . . . . . . . . .6-57
6.3.8.2
Wired-OR Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-57
6.3.8.3
Idle Line Wakeup . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-57
6.3.8.4
Address Mode Wakeup . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-61
6.3.8.5
Multidrop Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-61
6.3.9
SCI Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-68
6.3.10
Bootstrap Loading Through the SCI (Operating Mode 6) . . . . . . . . . . . . 6-71
6.3.11
Example Circuits. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-74
6.4
SYNCHRONOUS SERIAL INTERFACE (SSI) . . . . . . . . . . . . . . . . . . . . . . 6-76
6.4.1
SSI Data and Control Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-78
6.4.1.1
Serial Transmit Data Pin (STD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-78
6.4.1.2
Serial Receive Data Pin (SRD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-80
6.4.1.3
Serial Clock (SCK) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-80
6.4.1.4
Serial Control Pin (SC0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-82
6.4.1.5
Serial Control Pin (SC1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-82
6.4.1.6
Serial Control Pin (SC2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-83
6.4.2
SSI Programming Model. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-83
6.4.2.1
SSI Control Register A (CRA) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-87
6.4.2.1.1
CRA Prescale Modulus Select (PM7–PM0) Bits 0–7 . . . . . . . . . .6-87
6.4.2.1.2
CRA Frame Rate Divider Control (DC4–DC0) Bits 8–12 . . . . . . .6-87
6.4.2.1.3
CRA Word Length Control (WL0, WL1) Bits 13 and 14 . . . . . . . .6-87
6.4.2.1.4
CRA Prescaler Range (PSR) Bit 15 . . . . . . . . . . . . . . . . . . . . . . .6-88
6.4.2.2
SSI Control Register B (CRB) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-88
6.4.2.2.1
CRB Serial Output Flag 0 (OF0) Bit 0 . . . . . . . . . . . . . . . . . . . . .6-88
6.4.2.2.2
CRB Serial Output Flag 1 (OF1) Bit 1 . . . . . . . . . . . . . . . . . . . . .6-88
6.4.2.2.3
CRB Serial Control 0 Direction (SCD0) Bit 2 . . . . . . . . . . . . . . . .6-89
6.4.2.2.4
CRB Serial Control 1 Direction (SCD1) Bit 3 . . . . . . . . . . . . . . . .6-89
6.4.2.2.5
CRB Serial Control 2 Direction (SCD2) Bit 4 . . . . . . . . . . . . . . . .6-89
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
.
..